ADS54J60
- 16 位分辨率、双通道、1GSPS ADC
- 本底噪声:–159dBFS/Hz
- 频谱性能(fIN = 170MHz,–1dBFS):
- 信噪比 (SNR):70dBFS
- 噪声频谱密度 (NSD):–157dBFS/Hz
- SFDR:86dBc(包括交错音调)
- SFDR:89dBc(不包括 HD2、HD3 和交错音调)
- 频谱性能(fIN = 350MHz,–1dBFS):
- SNR:67.5dBFS
- NSD:–154.5dBFS/Hz
- SFDR:75dBc
- SFDR:85dBc(不包括 HD2、HD3 和交错音调)
- 通道隔离:fIN = 170MHz 时为 100dBc
- 输入满标度:1.9VPP
- 输入带宽 (3dB):1.2GHz
- 片上抖动
- 集成宽带 DDC 块
- 支持子类 1 的 JESD204B 接口:
- 10.0Gbps 时每个 ADC 具有 2 条信道
- 5.0Gbps 时每个 ADC 具有 4 条信道
- 支持多芯片同步
- 功耗:1GSPS 时为 1.35W/通道
- 封装:72 引脚 VQFNP (10mm × 10mm)
ADS54J60 是一款低功耗、高带宽 16 位、1.0GSPS 双通道模数转换器 (ADC)。该器件经设计具有高信噪比 (SNR),可提供 -159dBFS/Hz 的噪底,从而 协助应用在宽瞬时带宽内 实现最高动态范围。该器件支持 JESD204B 串行接口,数据传输速率高达 10Gbps,每个 ADC 可支持 2 或 4 条通道。已缓冲模拟输入在大大减少采样保持毛刺脉冲能量的同时,在宽频率范围内提供统一的输入阻抗。可选择将每个 ADC 通道连接至数字下变频器 (DDC) 模块。ADS54J60 以超低功耗在宽输入频率范围内提供出色的无杂散动态范围 (SFDR)。
JESD204B 接口减少了接口线路数,从而实现高系统集成度。内部锁相环 (PLL) 会将 ADC 采样时钟加倍,以获得串行化各通道的 16 位数据时所使用的位时钟。
技术文档
类型 | 项目标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | ADS54J60 双通道 16 位 1.0GSPS 模数转换器 数据表 (Rev. D) | PDF | HTML | 下载英文版本 (Rev.D) | PDF | HTML | 2019年 6月 4日 |
用户指南 | KCU105 User's Guide | 2017年 3月 1日 | ||||
技术文章 | How to minimize filter loss when you drive an ADC | 2016年 10月 20日 | ||||
模拟设计期刊 | JESD204B over optical fiber enables new architecture for phased-array radar | 2016年 1月 26日 | ||||
EVM 用户指南 | ADS54J60EVM User's Guide (Rev. A) | 2016年 1月 11日 | ||||
技术文章 | RF sampling: interleaving builds faster ADCs | 2015年 10月 29日 | ||||
EVM 用户指南 | TSW54J60 Evaluation Module User's Guide (Rev. A) | 2015年 9月 21日 | ||||
技术文章 | RF sampling: How over-sampling is cheating physics | 2015年 8月 21日 | ||||
更多文献资料 | 所选封装材料的热学和电学性质 | 2008年 10月 16日 | ||||
更多文献资料 | 模数规格和性能特性术语表 (Rev. A) | 下载最新的英文版本 (Rev.B) | 2008年 10月 16日 | |||
更多文献资料 | 高速数据转换 | 下载英文版本 | 2008年 10月 16日 |
设计和开发
如需其他信息或资源,请查看下方列表,点击标题即可进入详情页面。
ADS54J60EVM — ADS54J60 双通道 16 位 1.0GSPS 模数转换器评估模块
ADS54J60EVM 是一款评估模块 (EVM),可用于对德州仪器 (TI) 的 ADS54J60 和 LMK04828 时钟抖动消除器进行评估。ADS54J60 是一款 16 位、1GSPS 低功耗模数转换器 (ADC),具有采用 JESD204B 接口的缓冲模拟输入和输出。该 EVM 具有变压器耦合模拟输入,可适应广泛的信号源和频率。LMK04828 可提供具有超低抖动和相位噪声的 ADC 采样时钟、系统参考时钟和器件采样时钟,从而打造了一套完整的 JESD204B 子类 1 时钟解决方案。
ADS54J60 和 LMK04828 通过一个易于使用的软件 GUI (...)
TSW54J60EVM — TSW54J60 评估模块
TSW54J60EVM 是一种评估模块 (EVM),可用于对德州仪器 (TI) 的 ADS54J60、LMH3401、LMH6401 和 LMK04828 器件进行评估。ADS54J60 是一款 16 位、1 GSPS 的低功耗模数转换器 (ADC),拥有具备 JESD204B 接口的缓冲模拟输入和输出。LMH3401 是一款具有超宽带宽和固定增益 (16dB) 的全差动放大器。LMH6401 是一款具有超宽带宽的数字可变增益放大器,最大增益为 26dB。两款放大器都能进行直流或交流耦合。
EVM 在两个通道中都具有一个 400MHz 低通滤波器,用于进行信号调节。LMK04828 (...)
ABACO-3P-FMC120 — Abaco Systems® 4 通道 16 位 ADC/DAC 输入/输出 FPGA 夹层卡
The Abaco FMC120 provides four 16-bit analog-to-digital converters (ADCs) and four 16-bit digital-to-analog converters (DACs). The module highlights two products from Texas Instruments: the ADS54J60 two-channel, 16-bit, 1-GSPS ADC (two) and the DAC39J84 four-channel, 16-bit, 2.8-GSPS DAC (one) in a (...)
TI-JESD204-IP — JESD204 快速设计 IP,用于连接到 TI 高速数据转换器的 FPGA
JESD204 快速设计 IP 免专利费,可与 TI 高速数据转换器配合使用。TI 将协助用户配置初始链路,该链路可定制,以便在特定 FPGA 平台和 TI 数据转换器 JMODE 之间使用。 在对该 IP 进行测试并确定其可以用于部署工作之后,TI 将会通过安全的下载链接提供该 IP。
JESD204 (...)
DATACONVERTERPRO-SW — High Speed Data Converter Pro 软件
用户可以为 DATACONVERTERPRO-SW 提供定制模式,以加载到 TI 数模转换器 (DAC)。支持从模数转换器 (ADC) 采集内导出 CSV (...)
PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
TIDA-00823 — 具有交流和直流耦合型固定增益放大器的 16 位 1GSPS 数字转换器参考设计
TIDA-00822 — 具有交流和直流耦合型可变增益放大器的 16 位 1GSPS 数字转换器参考设计
封装 | 引脚数 | 下载 |
---|---|---|
VQFNP (RMP) | 72 | 了解详情 |
订购和质量
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 认证摘要
- 持续可靠性监测
推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。