产品详细信息

Resolution (Bits) 16 Number of input channels 8 Sample rate (Max) (kSPS) 500 Interface type SPI Architecture SAR Input type Pseudo-Differential, Single-Ended Multi-channel configuration Multiplexed Rating Catalog Reference mode Ext Input range (Max) (V) 4.2 Input range (Min) (V) 0 Features Daisy-Chainable Operating temperature range (C) -40 to 85 Power consumption (Typ) (mW) 14.2 Analog voltage AVDD (Min) (V) 2.7 SNR (dB) 91.5 Analog voltage AVDD (Max) (V) 5.5 INL (Max) (+/-LSB) 2 Digital supply (Min) (V) 1.65 Digital supply (Max) (V) 5.5
Resolution (Bits) 16 Number of input channels 8 Sample rate (Max) (kSPS) 500 Interface type SPI Architecture SAR Input type Pseudo-Differential, Single-Ended Multi-channel configuration Multiplexed Rating Catalog Reference mode Ext Input range (Max) (V) 4.2 Input range (Min) (V) 0 Features Daisy-Chainable Operating temperature range (C) -40 to 85 Power consumption (Typ) (mW) 14.2 Analog voltage AVDD (Min) (V) 2.7 SNR (dB) 91.5 Analog voltage AVDD (Max) (V) 5.5 INL (Max) (+/-LSB) 2 Digital supply (Min) (V) 1.65 Digital supply (Max) (V) 5.5
TSSOP (PW) 24 VQFN (RGE) 24 16 mm² 4 x 4
  • Low-Power, Flexible Supply Range:
    • 2.7-V to 5.5-V Analog Supply
    • 8.7 mW (250 kSPS in Auto-NAP Mode,
      VA = 2.7 V, VBD = 1.65 V)
    • 14.2 mW (500 kSPS, VA = 2.7 V,
      VBD = 1.65 V)
  • Up to 500-kSPS Sampling Rate
  • Excellent DC Performance:
    • ±1.2 LSB Typical, ±2 LSB Maximum INL at
      2.7 V
    • ±0.6 LSB Typical, –1/1.5 LSB Maximum DNL
      at 2.7 V
    • 16-Bit NMC Over Temperature
  • Excellent AC Performance at 5 V, fIN = 1 kHz:
    • 91.5-dB SNR, 101-dB SFDR, –100-dB THD
  • Flexible Analog Input Arrangement:
    • On-Chip 4-/8-Channel Mux With Breakout
    • Auto/Manual Channel Select and Trigger
  • Other Hardware Features:
    • On-Chip Conversion Clock (CCLK)
    • Software/Hardware Reset
    • Programmable Status/Polarity EOC/INT
    • Daisy-Chain Mode
    • Global CONVST (Independent of CS)
    • Deep, Nap, and Auto-NAP Powerdown Modes
    • SPI™/DSP Compatible Serial Interface
    • Separate I/O Supply: 1.65 V to VA
    • SCLK up to 40 MHz (VA = VBD = 5 V)
  • 24-Pin 4-mm × 4-mm VQFN and 24-Pin TSSOP
    Packages
  • Low-Power, Flexible Supply Range:
    • 2.7-V to 5.5-V Analog Supply
    • 8.7 mW (250 kSPS in Auto-NAP Mode,
      VA = 2.7 V, VBD = 1.65 V)
    • 14.2 mW (500 kSPS, VA = 2.7 V,
      VBD = 1.65 V)
  • Up to 500-kSPS Sampling Rate
  • Excellent DC Performance:
    • ±1.2 LSB Typical, ±2 LSB Maximum INL at
      2.7 V
    • ±0.6 LSB Typical, –1/1.5 LSB Maximum DNL
      at 2.7 V
    • 16-Bit NMC Over Temperature
  • Excellent AC Performance at 5 V, fIN = 1 kHz:
    • 91.5-dB SNR, 101-dB SFDR, –100-dB THD
  • Flexible Analog Input Arrangement:
    • On-Chip 4-/8-Channel Mux With Breakout
    • Auto/Manual Channel Select and Trigger
  • Other Hardware Features:
    • On-Chip Conversion Clock (CCLK)
    • Software/Hardware Reset
    • Programmable Status/Polarity EOC/INT
    • Daisy-Chain Mode
    • Global CONVST (Independent of CS)
    • Deep, Nap, and Auto-NAP Powerdown Modes
    • SPI™/DSP Compatible Serial Interface
    • Separate I/O Supply: 1.65 V to VA
    • SCLK up to 40 MHz (VA = VBD = 5 V)
  • 24-Pin 4-mm × 4-mm VQFN and 24-Pin TSSOP
    Packages

The ADS8331 is a low-power, 16-bit, 500-k samples-per-second (SPS) analog-to-digital converter (ADC) with a unipolar, 4-to-1 multiplexer (mux) input. The device includes a 16-bit capacitor-based successive approximation register (SAR) ADC with inherent sample and hold.

The ADS8332 is based on the same core and includes a unipolar 8-to-1 input mux. Both devices offer a high-speed, wide-voltage serial interface and are capable of daisy-chain operation when multiple converters are used.

These converters are available in 24-pin, 4 × 4 QFN and 24-pin TSSOP packages and are fully specified for operation over the industrial –40°C to 85°C temperature range.

The ADS8331 is a low-power, 16-bit, 500-k samples-per-second (SPS) analog-to-digital converter (ADC) with a unipolar, 4-to-1 multiplexer (mux) input. The device includes a 16-bit capacitor-based successive approximation register (SAR) ADC with inherent sample and hold.

The ADS8332 is based on the same core and includes a unipolar 8-to-1 input mux. Both devices offer a high-speed, wide-voltage serial interface and are capable of daisy-chain operation when multiple converters are used.

These converters are available in 24-pin, 4 × 4 QFN and 24-pin TSSOP packages and are fully specified for operation over the industrial –40°C to 85°C temperature range.

下载

技术文档

star = TI 精选相关文档
未找到结果。请清除搜索,并重试。
显示全部 11 项
类型 标题 下载最新的英文版本 日期
* 数据表 ADS833x Low-Power, 16-Bit, 500-kSPS, 4- and 8-Channel Unipolar Input Analog-to-Digital Converters With Serial Interface 数据表 (Rev. E) 2016年 8月 9日
用户指南 ADS8332EVMV2-PDK User's Guide (Rev. A) 2017年 7月 17日
白皮书 Voltage-reference impact on total harmonic distortion 2016年 8月 1日
电子书 Best of Baker's Best: Precision Data Converters -- SAR ADCs 2015年 5月 21日
应用手册 Interfacing the ADS8332 to TMS320F28335 DSP 2012年 8月 20日
用户指南 ADS833xEVM User Guide (Rev. A) 2011年 5月 11日
应用手册 Determining Minimum Acquisition Times for SAR ADCs, part 2 2011年 3月 17日
应用手册 Determining Minimum Acquisition Times for SAR ADCs (Rev. A) 2010年 11月 10日
应用手册 所选封装材料的热学和电学性质 2008年 10月 16日
应用手册 模数规格和性能特性术语表 (Rev. A) 下载最新的英文版本 (Rev.B) 2008年 10月 16日
应用手册 高速数据转换 下载英文版本 2008年 10月 16日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

评估板

ADS8332EVMV2-PDK — ADS8332 16 位 500kSPS 低功耗串行 ADC 评估模块性能演示套件 (PDK)

ADS8332 评估模块 (EVM) 性能演示套件 (PDK) 是一个用于评估 ADS8332 逐次逼近型寄存器 (SAR) 模数转换器 (ADC) 性能的平台。ADS8332EVMV2-PDK 包括 ADS8332EVMV2 板、精密主机接口 (PHI) 控制器板和随附的计算机软件,借助此软件,用户便可通过通用串行总线 (USB) 与 ADC 进行通信,并可采集数据和进行数据分析。

现货
数量限制: 5
支持软件

ADS8332 EVM GUI Installer

SBAC169.ZIP (257592 KB)
仿真模型

ADS8331, ADS8332 IBIS Model

SBAM020.ZIP (79 KB) - IBIS Model
仿真模型

ADS8332 TINA-TI Spice Model

SBAM182.ZIP (57 KB) - TINA-TI Spice Model
仿真模型

ADS8332 TINA-TI Transient Reference Design

SBAM183.TSC (4266 KB) - TINA-TI Reference Design
仿真工具

PSPICE-FOR-TI — PSPICE® for TI design and simulation tool

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。 

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI 器件、了解产品系列、打开测试台并对您的设计进行仿真,从而进一步分析选定的器件。您还可对多个 TI 器件进行联合仿真,以更好地展现您的系统。

除了一个完整的预加载模型库之外,您还可以在 PSPICE-FOR-TI 工具中轻松访问 TI 器件的全新技术资料。在您确认找到适合您应用的器件后,可访问 TI store 购买产品。 

借助 PSpice for TI,您可使用合适的工具来满足您在整个设计周期(从电路探索到设计开发和验证)的仿真需求。免费获取、轻松入门。立即下载 PSpice 设计和仿真套件,开始您的设计。

入门

  1. 申请使用 PSPICE-FOR-TI 仿真器
  2. 下载并安装
  3. 观看有关仿真入门的培训
仿真工具

TINA-TI — 基于 SPICE 的模拟仿真程序

TINA-TI 提供了 SPICE 所有的传统直流、瞬态和频域分析以及更多。TINA 具有广泛的后处理功能,允许您按照希望的方式设置结果的格式。虚拟仪器允许您选择输入波形、探针电路节点电压和波形。TINA 的原理图捕获非常直观 - 真正的“快速入门”。

TINA-TI 安装需要大约 500MB。直接安装,如果想卸载也很容易。我们相信您肯定会爱不释手。

TINA 是德州仪器 (TI) 专有的 DesignSoft 产品。该免费版本具有完整的功能,但不支持完整版 TINA 所提供的某些其他功能。

如需获取可用 TINA-TI 模型的完整列表,请参阅:SpiceRack - 完整列表 

需要 HSpice 模型来帮助您设计?我们的 HSpice 模型系列可在此处找到。

计算工具

ADC-INPUT-CALC — Analog-to-digital converter (ADC) input driver design tool supporting multiple input types

ADC-INPUT-CALC 是一种在线工具,可为设计模数转换器 (ADC) 的输入缓冲器提供支持。它提供 24 种不同的基于运算放大器的缓冲器电路,这些电路可用于驱动 ADC 输入。可用拓扑涵盖差分单端和变压器耦合输入设计。支持交流耦合和直流耦合设计以及单电源和双电源拓扑。提供两种模式:初学者模式和专家模式。在初学者模式中,设计人员先回答一系列问题,然后会看到解决方案原理图,在某些情况下,还会看到解决方案的可选版本。在专家模式下,设计人员会看到用方框图形式显示的所有 24 种可能的解决方案,只需点击所需拓扑,即可直接看到解决方案原理图。原理图附带了关键设计方面的简要说明,在某些情况下,还会链接到另一个可进一步细化组件选择的内置实用工具。
计算工具

ANALOG-ENGINEER-CALC — 模拟工程师计算器

模拟工程师计算器旨在加快模拟电路设计工程师经常使用的许多重复性计算。该基于 PC 的工具提供图形界面,其中显示各种常见计算的列表(从使用反馈电阻器设置运算放大器增益到为稳定模数转换器 (ADC) 驱动器缓冲器电路选择合适的电路设计元件)。除了可用作单独的工具之外,该计算器还能够很好地与模拟工程师口袋参考书中所述的概念配合使用。
计算工具

JITTER-SNR-CALC — 用于 ADC 的抖动和 SNR 计算器

JITTER-SNR-CALC 可用于根据输入频率和时钟抖动来计算 ADC 的理论信噪比 (SNR) 性能。
封装 引脚 下载
TSSOP (PW) 24 了解详情
VQFN (RGE) 24 了解详情

订购与质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/FIT 估算
  • 材料成分
  • 认证摘要
  • 持续可靠性监测

推荐产品的参数、评估模块或参考设计可能与此 TI 产品相关

支持与培训

视频