产品详情

Sample rate (max) (Msps) 65, 130 Resolution (Bits) 12 Number of input channels 2 Interface type Parallel CMOS, Serial LVDS Analog input BW (MHz) 230 Features Low Power Rating Catalog Peak-to-peak input voltage range (V) 2 Power consumption (typ) (mW) 362 Architecture Pipeline SNR (dB) 70.5 ENOB (Bits) 9.8 SFDR (dB) 85 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 65, 130 Resolution (Bits) 12 Number of input channels 2 Interface type Parallel CMOS, Serial LVDS Analog input BW (MHz) 230 Features Low Power Rating Catalog Peak-to-peak input voltage range (V) 2 Power consumption (typ) (mW) 362 Architecture Pipeline SNR (dB) 70.5 ENOB (Bits) 9.8 SFDR (dB) 85 Operating temperature range (°C) -40 to 85 Input buffer Yes
VQFN (RGC) 64 81 mm² 9 x 9
  • AFE7225
    • 双 12-位 250MSPS TX DACs
    • 双 12-位 125MSPS RX ADCs
  • AFE7222
    • 双 12-位 130MSPS TX DACs
    • 双 12-位 65MSPS RX ADCs
  • 选项
    • 双 12-位备用 DACs
    • 双输入 12-位备用 ADCs
    • 2 个或者 4 个TX 内插路径
    • 2 个 RX 抽取路径
    • 3.0V/1.8V 低功率电源
    • 半双工下的快速唤醒模式
    • 粗调或者微调数字混音器
    • 正交调制校正
    • 时钟输入除/乘
    • 串行 LVDS 或者交叉并行 CMOS 接口
    • 64-引脚 QFN 封装 (9 mm × 9 mm)
  • AFE7225
    • 双 12-位 250MSPS TX DACs
    • 双 12-位 125MSPS RX ADCs
  • AFE7222
    • 双 12-位 130MSPS TX DACs
    • 双 12-位 65MSPS RX ADCs
  • 选项
    • 双 12-位备用 DACs
    • 双输入 12-位备用 ADCs
    • 2 个或者 4 个TX 内插路径
    • 2 个 RX 抽取路径
    • 3.0V/1.8V 低功率电源
    • 半双工下的快速唤醒模式
    • 粗调或者微调数字混音器
    • 正交调制校正
    • 时钟输入除/乘
    • 串行 LVDS 或者交叉并行 CMOS 接口
    • 64-引脚 QFN 封装 (9 mm × 9 mm)

AFE7225/7222 是一款设计用于全或半双工无线通信的模拟前端。 过度采样传输 12-位 DACs 提供从基带到无码间串扰奈奎斯特(Nyquist)基带间的输出频率。 欠采样接收 12-位 ADCs 允许从基带到 230MHz 间的模拟输入。 大多数 AFE7225/7222 内的块是独立控制的以便在功耗和应用间实现优化。 两个备用控制 12-位 DACs 和一个双输入备用监视 12-位 ADC 可通过串口获得。 数字特性包括 QMC (正交调制校正),内插,抽取,RMS/峰值功率仪表和具有用于RX和TX路径的独立NCO的混音器。

AFE7225/7222 采用 64-引脚 9x9mm QFN 封装 (RGC)。 AFE7225/7222 采用德州仪器的低功率 CMOS 工艺制造并且可在全工业温度范围内 (–40°C 至 85°C) 工作。

AFE7225/7222 是一款设计用于全或半双工无线通信的模拟前端。 过度采样传输 12-位 DACs 提供从基带到无码间串扰奈奎斯特(Nyquist)基带间的输出频率。 欠采样接收 12-位 ADCs 允许从基带到 230MHz 间的模拟输入。 大多数 AFE7225/7222 内的块是独立控制的以便在功耗和应用间实现优化。 两个备用控制 12-位 DACs 和一个双输入备用监视 12-位 ADC 可通过串口获得。 数字特性包括 QMC (正交调制校正),内插,抽取,RMS/峰值功率仪表和具有用于RX和TX路径的独立NCO的混音器。

AFE7225/7222 采用 64-引脚 9x9mm QFN 封装 (RGC)。 AFE7225/7222 采用德州仪器的低功率 CMOS 工艺制造并且可在全工业温度范围内 (–40°C 至 85°C) 工作。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 2
顶层文档 类型 标题 格式选项 下载最新的英语版本 日期
* 数据表 模拟前端宽频带混合信号收发器 数据表 (Rev. B) 英语版 (Rev.B) PDF | HTML 2012年 3月 16日
用户指南 AFE722XEVM-DesignPkg - rev B board 2011年 11月 10日

设计与开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估模块 (EVM) 用 GUI

DATACONVERTERPRO-SW High Speed Data Converter Pro GUI Installer, v5.31

This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)

支持的产品和硬件

支持的产品和硬件

评估模块 (EVM) 用 GUI

SLOC263 AFE722XEVM GUI

支持的产品和硬件

支持的产品和硬件

仿真模型

AFE7222 IBIS Model

SLOM265.ZIP (91 KB) - IBIS Model
原理图

AFE722XEVM Design Package - Board rev C

SLAC674.ZIP (6132 KB)
模拟工具

PSPICE-FOR-TI — PSpice® for TI 设计和仿真工具

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。 

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
封装 引脚 CAD 符号、封装和 3D 模型
VQFN (RGC) 64 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持和培训

视频