双通道、16 位、1.25GSPS、1x-16x 内插数模转换器 (DAC)

返回页首

产品详细信息

参数

Resolution (Bits) 16 Number of DAC channels (#) 2 Interface type Parallel LVDS Sample/update rate (MSPS) 1250 Features Ultra High Speed Rating Catalog Interpolation 16x, 1x, 2x, 4x, 8x Power consumption (Typ) (mW) 800 SFDR (dB) 82 Architecture Current Source Operating temperature range (C) -40 to 85 Reference type Int open-in-new 查找其它 高速 DACs (>10MSPS)

封装|引脚|尺寸

NFBGA (ZAY) 196 144 mm² 12 x 12 WQFN-MR (RKD) 88 81 mm² 9 x 9 open-in-new 查找其它 高速 DACs (>10MSPS)

特性

  • Very Low Power: 900 mW at 1.25 GSPS,
    Full Operating Conditions
  • Multi-DAC Synchronization
  • Selectable 2×, 4×, 8×, 16× Interpolation Filter
    • Stop-Band Attenuation > 90 dBc
  • Flexible On-Chip Complex Mixing
    • Fine Mixer with 32-bit NCO
    • Power Saving Coarse Mixer: ± n×Fs/8
  • High Performance, Low Jitter Clock Multiplying PLL
  • Digital I and Q Correction
    • Gain, Phase, Offset, and Group Delay Correction
  • Digital Inverse Sinc Filter
  • Flexible LVDS Input Data Bus
    • Word- or Byte-Wide Interface
    • 8 Sample Input FIFO
    • Data Pattern Checker
    • Parity Check
  • Temperature Sensor
  • Differential Scalable Output: 10mA to 30mA
  • Multiple Package Options: 88-pin 9x9mm WQFN and
    196-ball 12mm×12mm BGA (GREEN / Pb-Free)
open-in-new 查找其它 高速 DACs (>10MSPS)

描述

The DAC3482 is a very low power, high dynamic range, dual-channel, 16-bit digital-to-analog converter (DAC) with a sample rate as high as 1.25 GSPS.

The device includes features that simplify the design of complex transmit architectures: 2× to 16× digital interpolation filters with over 90 dB of stop-band attenuation simplify the data interface and reconstruction filters. A complex mixer allows flexible carrier placement. A high-performance low jitter clock multiplier simplifies clocking of the device without significant impact on the dynamic range. The digital Quadrature Modulator Correction (QMC) enables complete IQ compensation for gain, offset, phase, and group delay between channels in direct up-conversion applications.

Digital data is input to the device through a flexible LVDS data bus with on-chip termination. Data can be input either word-wide or byte-wide. The device includes a FIFO, data pattern checker and parity test to ease the input interface. The interface also allows full synchronization of multiple devices.

The device is characterized for operation over the entire industrial temperature range of –40°C to 85°C and is available in a very-small 88-pin 9x9mm WQFN package.

The DAC3482 very low power, small size, superior crosstalk, high dynamic range and features are an ideal fit for today’s communication systems.

open-in-new 查找其它 高速 DACs (>10MSPS)
下载

技术文档

star = TI 精选相关文档
未找到结果。请清除搜索,并重试。
查看所有 25
类型 标题 下载最新的英文版本 日期
* 数据表 双通道 16 位 1.25 GSPS 数模转换器 (DAC) 数据表 (Rev. E) 2013年 7月 30日
技术文章 Keys to quick success using high-speed data converters 2020年 10月 13日
应用手册 QFN and SON PCB Attachment (Rev. B) 2018年 8月 24日
技术文章 Digital signal processing in RF sampling DACs – part 2 2017年 4月 4日
技术文章 Digital signal processing in RF sampling DACs - part 1 2017年 2月 13日
技术文章 Why phase noise matters in RF sampling converters 2016年 11月 28日
用户指南 TSW308x Evaluation Module (Rev. B) 2016年 5月 18日
用户指南 DAC348x EVM User's Guide (Rev. A) 2016年 5月 3日
应用手册 Effects of Clock Spur on High Speed DAC Performance (Rev. A) 2015年 5月 18日
用户指南 Wideband Digital to RF Transmit Solution 2013年 9月 3日
用户指南 Analog Interfacing Networks for DAC348x and Modulators (Rev. A) 2013年 8月 14日
应用手册 Using DAC348x with Fault Detection and Auto Output Shut-off Feature 2013年 2月 21日
应用手册 Synchronization and Device Configuration of the DAC348x 2013年 2月 18日
应用手册 Effects of Clock Noise on High Speed DAC Performance 2012年 11月 8日
应用手册 High Speed, Digital-to-Analog Converters Basics (Rev. A) 2012年 10月 23日
应用手册 Design Summary Multi-row Quad Flat No-lead (MRQFN) 2012年 8月 29日
用户指南 Interfacing Altera FPGA with ADS4249 and DAC3482 2012年 7月 10日
用户指南 TSW1400 Pattern Generators 2012年 5月 3日
用户指南 TSW2110EVM User's Guide 2012年 3月 26日
应用手册 PLL Consideration and Tradeoffs when using the DAC348x 2012年 1月 26日
用户指南 TSW3085 ACPR and EVM Measurements 2011年 12月 29日
更多文献资料 TI and Altera Ease Design Process with Compatible Evaluation Tools 2011年 4月 25日
更多文献资料 TI and Xilinx Ease Design Process with Compatible Evaluation Tools 2011年 4月 25日
应用手册 所选封装材料的热学和电学性质 2008年 10月 16日
应用手册 高速数据转换 下载英文版本 2008年 10月 16日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
document-generic 用户指南
499
说明

DAC3482EVM 是能让设计者评估德州仪器 (TI) DAC3482 双通道超低功耗 16 位 1.25 GSPS 数模转换器 (DAC) 性能的电路板,它具有 16 位或 8 位宽 DDR LVDS 数据输入、集成 2x/4x/8x/16x 内插滤波器、32 位 NCO 和 PLL,并且在高 IF 时具有出色的线性度。EVM 提供了可在各种时钟和数据输入以及 IF 输出条件下测试 DAC3482 的灵活环境。为向完整的 IF 发射机解决方案一样便于使用,DAC34842VM 包括用于为 DAC3482 计时的 德州仪器 CDCE62005 时钟发生器/抖动消除器。除了向 DAC3482 提供高品质、低抖动的 DAC 采样时钟,CDCE62005 还向 TSW1400EVM(或 TSW3100EVM)提供作为 FPGA 参考时钟的 FPGA 时钟。

该 EVM 能与 TSW1400(或 (...)

特性
  • DAC3482 的综合测试能力
  • 直接连接至 TSW1400/TSW3100 信号发生器
  • 包含用于时钟生成或抖动消除的 CDCE62005
  • 具有完整功能 GUI 的软件支持,以确保轻松测试和原型设计
  • 兼容 FMC-DAC 适配器卡,可以连接 Xilinx FPGA EVM 上的 FMC 互连接头
  • 直接兼容 Altera FPGA EVM 上的 HSMC 接头
  • 评估板 下载
    document-generic 用户指南
    499
    说明

    DAC3484EVM 是能让设计者评估德州仪器 (TI) DAC3484 四通道超低功耗 16 位 1.25GSPS 数模转换器 (DAC) 性能的电路板,它具有 8 位宽 DDR LVDS 数据输入、集成 2x/4x/8x/16x 内插滤波器、32 位 NCO 和 PLL,并且在高 IF 时具有出色的线性度。EVM 提供了可在各种时钟、数据输入和 IF 或 RF 输出条件下测试 DAC3484 的灵活环境。作为易于使用的完整射频发射解决方案,DAC3484EVM 包含用于为 DAC3484 计时的 CDCE62005 时钟发生器/抖动消除器以及 TRF370315 400MHz 至 4GHz 正交调制器,该调制器可将来自 DAC 的 I/Q 输出向上变频为射频实信号。

    该 EVM 能与 TSW3100 配合使用以执行各种测试程序。TSW3100 生成了测试模式,该模式将通过 1.25GSPS LVDS 接口被馈送至 DAC3484。DAC3484EVM 时钟芯片可用于使 TSW3100 板与 DAC3484EVM 保持同步。

    DAC3484EVM 还与 Xilinx 和 Altera FPGA EVM (...)

    特性
  • DAC3484 对 ZIF、IF 和 RF 输出具有综合测试能力
  • 与 TSW3100 信号发生器直接连接
  • 包含用于时钟生成或抖动消除的 CDCE62005
  • 包含用于完整的发送器评估的 TRF370315
  • 具有完整功能 GUI 的软件支持,以确保轻松测试和原型设计
  • FMC-DAC-Adapter 卡兼容连接 Xilinx FPGA EVM 上提供的 FMC 互连接头
  • 直接兼容 Altera FPGA EVM 上的 HSMC 接头
  • 评估板 下载
    DAC34H84 评估模块
    DAC34H84EVM
    document-generic 用户指南
    499
    说明

    DAC34H84EVM 是能让设计者评估德州仪器 (TI) DAC34H84 四通道超低功耗 16 位 1.25 GSPS 数模转换器 (DAC) 性能的电路板,它具有 32 位宽 DDR LVDS 数据输入、集成 2x/4x/8x/16x 内插滤波器、32 位 NCO 和 PLL,并且在高 IF 时具有出色的线性度。该 EVM 提供了可在各种时钟、数据输入和 IF 输出条件下测试 DAC34H84 的灵活环境。为向完整的 IF 发射机解决方案一样便于使用,DAC34H84EVM 包括用于为 DAC34H84 计时的 德州仪器 CDCE62005 时钟发生器/抖动消除器。除了向 DAC34H84 提供高品质、低抖动的 DAC 采样时钟,CDCE62005 还向 TSW1400EVM(或 TSW3100EVM)提供作为 FPGA 参考时钟的 FPGA 时钟。

    该 EVM 能与 TSW1400(或 (...)

    特性
  • DAC34H84 的综合测试能力
  • 直接连接至 TSW1400/TSW3100 信号发生器
  • 包含用于时钟生成或抖动消除的 CDCE62005
  • 具有完整功能 GUI 的软件支持,以确保轻松测试和原型设计
  • 兼容 FMC-DAC 适配器卡,可以连接 Xilinx FPGA EVM 上的 FMC 互连接头
  • 直接兼容 Altera FPGA EVM 上的 HSMC 接头
  • 评估板 下载
    DAC34SH84 评估模块
    DAC34SH84EVM
    document-generic 用户指南
    499
    说明

    The DAC34SH84EVM is a circuit board that allows designers to evaluate the performance of Texas Instruments' four-channel, ultra-low power, 16-bit, 1.5 GSPS DAC34SH84 digital-to-analog converter (DAC) with 32-bit wide DDR LVDS data input, integrated 2x/4x/8x/16x interpolation filters, 32-bit NCO and (...)

    特性
  • Comprehensive test capability for the DAC34SH84
  • Direct connection to TSW1400/TSW3100 signal generator
  • Includes CDCE62005 for clock generation or jitter cleaning
  • Software support with a full featured GUI for easy testing and prototyping
  • FMC-DAC-Adapter card compatible to connect with FMC interconnect (...)
  • 评估板 下载
    document-generic 用户指南
    199
    说明

    TSW1406EVM 是一款用来评估德州仪器 (TI) 一些最受欢迎的高速数模转换器 (DAC) 的低成本模式生成器电路板。

    TSW1406EVM 支持高速 LVDS 总线,能以 1.0 GSPS 速率接收 16 位采样。该平台支持 64k 采样深度,能同时收集多达 8 个通道的数据。

    TSW1406EVM 可取代 TSW3100EVM 使用,而且尺寸更小,成本得到显著降低。此外,TSW1405EVM 还采用 Lattice Semiconductor 的高速 LatticeECP3 FPGA。它的灵活原型设计功能使其能直接连接到许多 TI 的 LVDS 输入 DAC。如欲了解更多信息,欢迎访问 Lattice Semiconductor

    TSW1406EVM 采用直观易用的 GUI 软件套件。该软件包兼容于整个 TSW1400 系列,从而能够在不同工具集之间方便地实现迁移。TSW1406EVM 只需一条连接 PC 的线缆,便于设置和操作。它能通过 mini-USB 连接进行充电和数据传输。

    TSW1406EVM 兼容于本网站相关产品部分列出的所有 DAC。对 TSW1406 是否支持有关产品存在任何疑问,欢迎在高速转换器E2E 论坛中提问。

    特性
  • 配合 TI 的高速 DAC EVM 使用,实现简单的 16 位波形生成
  • 以高达 1.0 GSPS LVDS I/O 速度支持 64k 的采样深度。
  • LatticeECP3 高速 mini FPGA
  • 能同时分析多达 8 个通道的数据
  • 一根 mini USB 线缆即可满足供电和数据传输需求
  • 采用简单易用的软件 GUI 套件
  • 评估板 下载
    document-generic 用户指南
    399
    说明

    TSW3085 评估模块为电路板,可允许系统设计人员借助 LMK04806B(美国国家半导体的正式产品)低噪声时钟发生器/抖动消除器,评估德州仪器 (TI) 发射信号链的总性能。作为易于使用的完整射频发射解决方案,TSW3085EVM 包含用于为 DAC3482 数模转换器 (DAC) 以及 TRF3705 计时的 LMK04806B,可将来自 DAC 的 I/Q 输出向上变频为射频载体。

    DAC3482 是双通道、超低功耗 16 位 1.25 GSPS DAC。

    TRF3705 是高性能复数射频调制器,输出范围为 300 MHz 至 4 GHz。

    LMK04806B 是低噪声时钟发生器和抖动消除器,适用于低于 100fs rms 抖动量和高达 1300MHz 的输出频率。

    该 EVM 能与 /TSW3100 图形发生器配合使用以执行各种测试程序。TSW3100 生成了测试模式,该模式将通过 1.25GSPS LVDS 接口被馈送至 DAC3482。LMK04806B 用于使 TSW3100 板与 TSW3085EVM 保持同步。发射射频信号路径还包括放大器和可编程衰减器。

    特性
  • 包含用于时钟生成和抖动消除的 LMK04806B
  • 与 TSW3100 信号发生器直接连接
  • 发送器(DAC3482 双路 DAC 和 TRF3705 IQ 调制器)对模拟基带、IF 和 RF 输出具有综合测试能力
  • 具有完整功能 GUI 的软件支持,以确保轻松测试和原型设计
  • 接口适配器 下载
    49
    说明
    FMC-DAC-Adapter 无源互连电路板可以直接将 TI LVDS 输入高速 DAC 的输出连接到标准 FMC 互连接头(最新 Xilinx FPGA EVM 的常用输入端)。它使 TI 高速 DAC EVM 的用户能够直接连接到 Xilinx FPGA 进行原型设计,从而节省生产自定义原型板的时间和成本。
    特性
    • 可以直接将 TI 高速 DAC EVM LVDS 输入与 FMC 标准接头相连

    软件开发

    评估模块 (EVM) 的 GUI 下载
    SLAC483B.ZIP (105658 KB)
    评估模块 (EVM) 的 GUI 下载
    SLAC507B.ZIP (123888 KB)
    评估模块 (EVM) 的 GUI 下载
    SLLC420B.ZIP (199990 KB)
    支持软件 下载
    DAC348x EVM 安装程序软件
    DAC348XEVM-SW — DAC348x 软件允许对每个 DAC348x EVM 上的 DAC348x 系列和 CDCE62005 器件进行编程控制。每个器件(包括 DAC3484、DAC3482 和 DAC34H84)都有其自有的自定义控制接口。前面板为每个器件提供一个完全编程选项卡。GUI 选项卡为每个器件的最常用寄存器提供了更加简便的界面。
    支持软件 下载
    High Speed Data Converter Pro 软件
    DATACONVERTERPRO-SW 此高速数据转换器专业 GUI 是一款 PC 程序(兼容 Windows® XP/7),有助于评估大多数 TI 高速数据转换器和模拟前端 (AFE) 平台。DATACONVERTERPRO-SW 支持整个 TSW14xxx 系列的数据采集和模式生成卡,为分析时域和频域中的数据转换器提供了快速强大的解决方案以及单音调、多音调和调制信号支持。此 GUI 还兼容用于快速合成单音调、多音调和调制信号的 TI 模式生成 GUI。

    用户可以为 DATACONVERTERPRO-SW 提供可加载到 TI 数模转换器 (DAC) 中的定制模式。支持从模数转换器 (ADC) 采集内导出 CSV 文件,以进行外部分析。

    DATACONVERTERPRO-SW 兼容相关器件部分中列出的所有 ADC 和 DAC。如果不清楚 TSW1400 是否支持相关的器件,请在数据转换器的 e2e 论坛上提问。

    特性
    • 兼容 TSW1400、TSW1405、TSW1406 和 TSW14J10、TSW14J50、TSW14J56 和 TSW14J57 模式生成和数据采集平台
    • 适用于所有的 TI 高速 DAC、ADC 和 AFE 产品
    • 提供时域和频域分析
    • 支持单音调、多音调和调制信号性能分析
    • 同时支持多达 16 个转换器通道
    • 兼容 TI 模式生成 GUI

    设计工具和仿真

    仿真模型 下载
    SLAM073A.ZIP (33 KB) - IBIS Model
    仿真模型 下载
    SLUC481.ZIP (198 KB) - TINA-TI Spice Model
    仿真工具 下载
    PSPICE® for TI design and simulation tool
    PSPICE-FOR-TI — PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

    借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。 

    在 PSpice for TI 设计和仿真工具中,您可以搜索 TI 器件、了解产品系列、打开测试台并对您的设计进行仿真,从而进一步分析选定的器件。您还可对多个 TI 器件进行联合仿真,以更好地展现您的系统。

    除了一个完整的预加载模型库之外,您还可以在 PSPICE-FOR-TI 工具中轻松访问 TI 器件的全新技术资料。在您确认找到适合您应用的器件后,可访问 TI store 购买产品。 

    借助 PSpice for TI,您可使用合适的工具来满足您在整个设计周期(从电路探索到设计开发和验证)的仿真需求。免费获取、轻松入门。立即下载 PSpice 设计和仿真套件,开始您的设计。

    入门

    1. 申请使用 PSPICE-FOR-TI 仿真器
    2. 下载并安装
    3. 观看有关仿真入门的培训
    特性
    • 利用 Cadence PSpice 技术
    • 带有一套数字模型的预装库可在最坏情形下进行时序分析
    • 动态更新确保您可以使用全新的器件型号
    • 针对仿真速度进行了优化,且不会降低精度
    • 支持对多个产品进行同步分析
    • 基于 OrCAD Capture 框架,提供对业界广泛使用的原理图捕获和仿真环境的访问权限
    • 可离线使用
    • 在各种工作条件和器件容许范围内验证设计,包括
      • 自动测量和后处理
      • Monte Carlo 分析
      • 最坏情形分析
      • 热分析
    原理图 下载
    SLAR058.ZIP (4917 KB)
    原理图 下载
    SLLC424.ZIP (15830 KB)

    参考设计

    参考设计 下载
    用于 DAC348x 和调制器的模拟接口网络
    TIDA-00077 此参考设计中的模拟接口电路常用于基于电流源的数模转换器 (DAC) 与正交调制器之间。虽然 DAC348x 被用作 TI 高速 DAC 的示例,但这些电路稍加修改即可应用于其他基于电流源的转换器。默认情况下,DAC348x 和 TRF3705 模拟接口组装在 TSW308xEVM 上。DAC348x 和 TRF3705 在设计时均采用了同样的直流偏置和交流摆幅规范,以提供无缝接口。其他电路拓扑据说采用了其他直流偏置和交流摆幅规范。通过计算正确的直流偏置和适当的交流摆幅,系统设计人员可以基于自己的应用需求应用这些电路,以便获得最佳性能。
    document-generic 原理图 document-generic 用户指南
    参考设计 下载
    相邻信道功率比 (ACPR) 和误差矢量幅度 (%EVM) 测量
    TIDA-00076 此参考设计讨论与 TSW3100 信号发生器配合使用 TSW3085EVM 以测试 LTE 基带信号的相邻信道功率比 (ACPR) 和误差矢量幅度 (EVM) 测量。通过使用 TSW3100 LTE GUI,可将信号加载到由 DAC3482、TRF3705 和 LMK04806 构成的 TSW3085EVM。
    document-generic 原理图 document-generic 用户指南
    参考设计 下载
    FPGA 固件示例,说明如何将 Altera FPGA 连接到高速 LVDS 接口数据转换器
    TIDA-00069 该参考设计和相关的示例 Verilog 代码可用作将 Altera FPGA 连接到德州仪器 (TI) 高速 LVDS 接口模数转换器 (ADC) 和数模转换器 (DAC) 的起点。其中说明了固件实施并介绍了所需的计时限制。
    document-generic 原理图 document-generic 用户指南

    CAD/CAE 符号

    封装 引脚 下载
    NFBGA (ZAY) 196 了解详情
    WQFN-MR (RKD) 88 了解详情

    订购与质量

    包含信息:
    • RoHS
    • REACH
    • 器件标识
    • 引脚镀层/焊球材料
    • MSL 等级/回流焊峰值温度
    • MTBF/FIT 估算
    • 材料成分
    • 认证摘要
    • 持续可靠性监测

    推荐产品的参数、评估模块或参考设计可能与此 TI 产品相关

    支持与培训

    可获得 TI E2E™ 论坛的工程师技术支持

    所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

    如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持

    视频