产品详情

Sample rate (max) (Msps) 800 Resolution (Bits) 12 Number of input channels 2 Interface type DDR LVDS Analog input BW (MHz) 1200 Features High Performance Rating Catalog Peak-to-peak input voltage range (V) 1 Power consumption (typ) (mW) 2100 Architecture Pipeline SNR (dB) 61.8 ENOB (Bits) 9.8 SFDR (dB) 74 Operating temperature range (°C) -40 to 85 Input buffer No
Sample rate (max) (Msps) 800 Resolution (Bits) 12 Number of input channels 2 Interface type DDR LVDS Analog input BW (MHz) 1200 Features High Performance Rating Catalog Peak-to-peak input voltage range (V) 1 Power consumption (typ) (mW) 2100 Architecture Pipeline SNR (dB) 61.8 ENOB (Bits) 9.8 SFDR (dB) 74 Operating temperature range (°C) -40 to 85 Input buffer No
NFBGA (ZAY) 196 144 mm² 12 x 12
  • 双通道
  • 12 位分辨率
  • 最大时钟速率:800Msps
  • 低摆幅满量程输入:1.0Vpp
  • 支持高阻抗输入的模拟输入缓冲器
  • 输入带宽 (3dB):>1.2GHz
  • 数据输出接口:双倍数据速率 (DDR) 低压差分信令 (LVDS)
  • 具有低通或高通滤波器的可选 2 倍抽取
  • 196 引脚球状引脚栅格阵列 (BGA) 封装 (12mm x 12mm)

应用范围

  • 测试和测量仪器
  • 超宽波段软件定义无线电
  • 数据采集
  • 功率放大器线性化
  • 信号智能和干扰
  • 雷达和卫星系统
  • 微波接收器
  • 线缆基础设施
  • 非破坏性测试

主要技术参数

  • 功率耗散:每通道 1.1W
  • fin = 230MHz IF 时的频谱性能
    • 信噪比 (SNR):61.3dBFS
    • 无杂散动态范围 (SFDR):74dBc
  • fin = 700MHz IF 时的频谱性能
    • SNR:59.8dBFS
    • SFDR:69dBc

  • 双通道
  • 12 位分辨率
  • 最大时钟速率:800Msps
  • 低摆幅满量程输入:1.0Vpp
  • 支持高阻抗输入的模拟输入缓冲器
  • 输入带宽 (3dB):>1.2GHz
  • 数据输出接口:双倍数据速率 (DDR) 低压差分信令 (LVDS)
  • 具有低通或高通滤波器的可选 2 倍抽取
  • 196 引脚球状引脚栅格阵列 (BGA) 封装 (12mm x 12mm)

应用范围

  • 测试和测量仪器
  • 超宽波段软件定义无线电
  • 数据采集
  • 功率放大器线性化
  • 信号智能和干扰
  • 雷达和卫星系统
  • 微波接收器
  • 线缆基础设施
  • 非破坏性测试

主要技术参数

  • 功率耗散:每通道 1.1W
  • fin = 230MHz IF 时的频谱性能
    • 信噪比 (SNR):61.3dBFS
    • 无杂散动态范围 (SFDR):74dBc
  • fin = 700MHz IF 时的频谱性能
    • SNR:59.8dBFS
    • SFDR:69dBc

ADS5402 是一款高线性双通道 12 位,800MSPS 模数转换器 (ADC),此器件简化了针对宽带宽接收器的前端滤波器设计。 模拟输入缓冲器使片载跟踪保持的内部切换不会干扰信号源并提供一个高阻抗输入。 可选择对输出数据进行 2 倍抽取。 此 ADC 设计用于高 SFDR,且在宽输入频率范围内具有低噪声性能以及出色的无杂散动态范围。 此器件采用 196 引脚 BGA 封装并且指定在整个工业温度范围内(-40°C 至 85°C)。

ADS5402 是一款高线性双通道 12 位,800MSPS 模数转换器 (ADC),此器件简化了针对宽带宽接收器的前端滤波器设计。 模拟输入缓冲器使片载跟踪保持的内部切换不会干扰信号源并提供一个高阻抗输入。 可选择对输出数据进行 2 倍抽取。 此 ADC 设计用于高 SFDR,且在宽输入频率范围内具有低噪声性能以及出色的无杂散动态范围。 此器件采用 196 引脚 BGA 封装并且指定在整个工业温度范围内(-40°C 至 85°C)。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 6
顶层文档 类型 标题 格式选项 下载最新的英语版本 日期
* 数据表 双路12 位800 每秒百万次采样(MSPS) 模数转换器 数据表 (Rev. B) 英语版 (Rev.B) PDF | HTML 2014年 1月 27日
设计指南 TSW1266 Wideband RF-to-Digital Complex Receiver-Feedback Signal Chain 2013年 9月 3日
用户指南 TSW1266EVM Evaluation Module 2012年 12月 18日
应用手册 所选封装材料的热学和电学性质 2008年 10月 16日
应用手册 模数规格和性能特性术语表 (Rev. A) 最新英语版本 (Rev.B) 2008年 10月 16日
应用手册 高速数据转换 英语版 2008年 10月 16日

设计与开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

ADS5402EVM — 双通道、高达 800MSPS 的 ADS5402 评估模块

The ADS540x and ADS54T0x EVM is a circuit board that allows designers to evaluate the performance of Texas Instruments ADS5401/02/03/04/07/09 single/dual channel 12-bit 500/800/900 MSPS analog to digital converters and ADS54T01/T04/T02, which are single/dual channel 500/750MSPS BTS feedback and (...)

用户指南: PDF
TI.com 上无现货
仿真模型

ADS5402 IBIS Model

SLAM179.ZIP (55 KB) - IBIS Model
计算工具

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

支持的产品和硬件

支持的产品和硬件

设计工具

SBAC119 TIGAR (Texas Instruments Graphical Evaluation of ADC Response Tool)

支持的产品和硬件

支持的产品和硬件

模拟工具

PSPICE-FOR-TI — PSpice® for TI 设计和仿真工具

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。 

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
参考设计

TIDA-00074 — 宽带射频-数字复杂接收器反馈信号链

这是一个宽带复杂接收器参考设计和评估平台,非常适合用作发送器数字预失真的反馈接收器。EVM 信号链非常适合高中频 (IF) 复杂反馈应用,其中包含一个复杂解调器、TI 的 LMH6521 双通道 DVGA 和 ADS5402 12 位 800-MSPS 双通道 ADC。通过修改板载滤波器组件,可针对各种频率规划配置该信号链。EVM 还包括 TI 的 LMK04808 双 PLL 时钟抖动清除器和发生器,用以提供板载低噪音计时解决方案。可通过 GUI 或通过具有 FPGA 的高速连接器控制 LMH6521 DVGA 增益。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00070 — 用于测量模数转换器输出字中的位错误的 FPGA 固件项目

对于存在位错误并产生采样错误(也称为闪码、字码错误或代码错误)的应用,能否测出这些位错误导致的错误率十分重要。这份基于 FPGA 固件的应用手册建议了一种在无限期时间内准确测出这些错误的方法,并举例说明如何使用简单的 FPGA 平台完成这种测量。应用手册中介绍的两个示例均有相应代码,可按需索取。
用户指南: PDF
原理图: PDF
封装 引脚 CAD 符号、封装和 3D 模型
NFBGA (ZAY) 196 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持和培训

视频