16-bit 130MSPS ADC with buffered inputs

返回页首

产品详细信息

参数

Sample rate (Max) (MSPS) 135 Resolution (Bits) 16 Number of input channels 1 Interface Parallel LVDS Analog input BW (MHz) 485 Features High Performance Rating Catalog Input range (Vp-p) 3 Power consumption (Typ) (mW) 2100 Architecture Pipeline SNR (dB) 79 ENOB (Bits) 12.6 SFDR (dB) 97 Operating temperature range (C) -40 to 85 Input buffer Yes open-in-new 查找其它 高速 ADCs (>10MSPS)

封装|引脚|尺寸

VQFN (RGC) 64 81 mm² 9.0 x 9.0 open-in-new 查找其它 高速 ADCs (>10MSPS)

特性

  • 80/105/135-MSPS Sample Rates
  • 16-Bit Resolution
  • SFDR: 95 dBc at 70 MHz and 135 MSPS
  • SNR: 78.6 dBFS at 70 MHz and 135 MSPS
  • Efficient DDR LVDS-Compatible Outputs
  • Internal Dither Available
  • Total Power Dissipation: 2.2 W
  • Power-Down Mode: 70 mW
  • On-Chip High Impedance Analog Buffer
  • QFN-64 PowerPAD Package (9 mm × 9 mm Footprint)
  • Industrial Temperature Range: –40°C to +85°C
  • APPLICATIONS
    • Wireless Infrastructure (Multi-Carrier GSM, WCDMA, LTE)
    • Test and Measurement Instrumentation
    • Software-Defined Radio
    • Data Acquisition
    • Power Amplifier Linearization
    • Communication Instrumentation
    • Radar
    • Medical Imaging

All trademarks are the property of their respective owners.

open-in-new 查找其它 高速 ADCs (>10MSPS)

描述

The ADS5481/ADS5482/ADS5483 (ADS548x) is a 16-bit family of analog-to-digital converters (ADCs) that operate from both a 5-V supply and 3.3-V supply while providing LVDS-compatible digital outputs. The ADS548x integrated analog input buffer isolates the internal switching of the onboard track and hold (T&H) from disturbing the signal source while providing a high-impedance input. An internal reference generator is also provided to simplify the system design.

Designed for highest total ENOB, the ADS548x family has outstanding low noise performance and spurious-free dynamic range.

The ADS548x is available in an QFN-64 PowerPAD package. The device is built on Texas Instruments complementary bipolar process (BiCom3) and is specified over the full industrial temperature range (–40°C to +85°C).

open-in-new 查找其它 高速 ADCs (>10MSPS)
下载

技术文档

= 特色
未找到结果。请清除搜索,并重试。 查看所有 25
类型 标题 下载最新的英文版本 发布
* 数据表 16-Bit, 80/105/135 MSPS High-Speed ADCs 数据表 2009年 10月 6日
应用手册 Q3 2009 Issue Analog Applications Journal 2018年 9月 24日
应用手册 Design Considerations for Avoiding Timing Errors during High-Speed ADC, LVDS Dat 2015年 5月 22日
应用手册 Why Use Oversampling when Undersampling Can Do the Job? 2013年 7月 19日
应用手册 High Speed Analog to Digital Converter Basics 2012年 1月 11日
应用手册 时钟抖动时域分析 第 3 部分 下载英文版本 2011年 12月 2日
应用手册 模拟应用期刊 2011 第三季度 下载英文版本 2011年 12月 2日
应用手册 Analog Applications Journal 3Q 2011 2011年 9月 1日
更多文献资料 TI and Altera Ease Design Process with Compatible Evaluation Tools 2011年 4月 25日
更多文献资料 TI and Xilinx Ease Design Process with Compatible Evaluation Tools 2011年 4月 25日
应用手册 可实现高速 ADC 的电源设计 下载最新的英文版本 (Rev.A) 2011年 4月 5日
应用手册 时钟抖动时域分析,第 2 部分 下载英文版本 2011年 4月 5日
应用手册 Input Impedance Measurement Using ADC FFT Data 2011年 1月 11日
应用手册 4Q 2010 Issue Analog Applications Journal 2010年 11月 15日
更多文献资料 Журнал по применению аналоговых компонентов 1 кв. 2010 2010年 9月 23日
应用手册 Driving High Speed A/D Converters 2010年 9月 10日
应用手册 Impact of sampling-clock spurs on ADC performance 2009年 7月 14日
应用手册 Smart Selection of ADC/DAC enables better design of Software Defined Radio (SDR) 2009年 4月 28日
应用手册 所选封装材料的热学和电学性质 2008年 10月 16日
应用手册 模数规格和性能特性术语表 (Rev. A) 下载最新的英文版本 (Rev.B) 2008年 10月 16日
应用手册 高速数据转换 下载英文版本 2008年 10月 16日
用户指南 ADS5483 User's Guide 2008年 8月 12日
应用手册 CDCE72010 as clocking solution for High Speed Analog-to-Digital Converters 2008年 6月 8日
应用手册 Phase Noise Performance and Jitter Cleaning Ability of CDCE72010 2008年 6月 2日
应用手册 QFN Layout Guidelines 2006年 7月 28日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
说明

    ADC 谐波计算工具是基于 excel 的计算器,用于确定当模数转换器中出现奈奎斯特混叠后高次谐波的频率空间的位置。

    如果给定 ADC 采样速率和有用信号的范围,该计算器可以确定第 2 至第 9 谐波是否会返送到有用信号的频带中。图表以图形方式显示了在出现奈奎斯特混叠后基本信号以及第 2 至第 9 谐波的位置。

评估板 下载
document-generic 用户指南
说明

ADS5483EVM 是能让设计者评估德州仪器 (TI) ADS5483 器件(具有 DDR LVDS 输出的 16 位 135 MSPS ADC)的电路板。借助提供的逻辑分析器输出板,可以使用 Agilent E5405A 或 Tektronix P6980 非接触式探针直接采集 ADC LVDS 输出。ADS5483EVM 还与 TI 的 TSW1200EVM 高速 LVDS 评估和采集系统兼容,允许采集样片并将其传递到 PC,以进行快速分析和评估。

ADS5483EVM 还包括德州仪器 (TI) 的新款 10 路输出低抖动时钟同步器和抖动消除器器件 - CDCE72010,它可用于将时钟输入驱使到 ADS5483 中。我们为外部 VCXO 和晶体带通滤波器提供了开放套接,允许对组合的高性能 ADC 与时钟电路(相当于最终的系统级解决方案)进行快速评估。此外,还为 EVM 提供了外部时钟源,后者可通过 CDCE72010 进行路由或直接传递到 ADS5483 时钟输入。

特性
  • 变压器耦合模拟输入路径
  • CDCE72010 抖动时钟同步器和抖动消除器时钟电路
  • DDR LVDS 输出和采集能力
评估板 下载
THS770006 评估模块
THS770006EVM
$99.00
说明
THS770006 评估模块 (EVM) 用于测试 THS770006 高速、全差动、放大器器件的标准性能。THS770006EVM 原理图如 THS770006 数据表(图 32)中所示。THS770006EVM 被配置为使用 RF 变压器或不平衡变压器转换成差动 50Ω 阻抗以及从差动 50Ω 阻抗进行转换。CX2156NL 2.3 - 2.7MHz 不平衡变压器作为标准配置提供。对于线路输入终端,将两个 49.9Ω 电阻(R5 和 R6)置于输入变压器输出引脚(终端 1 和 3)上的底端。结合了器件的 100Ω 输入阻抗,线路的总阻抗为 50Ω。电阻网络用于放大器输出,提供各种负载 (RL),并将线路输出终端维持在 50Ω。
特性
可配置 THS770006EVM 来测试以下项:频率响应、s 参数 (s11, s22, s12)、具有电容负载的频率响应、失真、噪声数值、断电、差动 Z 输出、输出平衡错误、共模抑制、VOCM 频率响应以及 VOCM 转换率和脉冲响应。在某些情况下需要进行少量的 PCB 修改,包括把电容器改为电阻器,把电阻器改为电容器以及将组件短路/开路等。

软件开发

支持软件 下载
High Speed Data Converter Pro 软件
DATACONVERTERPRO-SW 此高速数据转换器专业 GUI 是一款 PC 程序(兼容 Windows® XP/7),有助于评估大多数 TI 高速数据转换器和模拟前端 (AFE) 平台。DATACONVERTERPRO-SW 支持整个 TSW14xxx 系列的数据采集和模式生成卡,为分析时域和频域中的数据转换器提供了快速强大的解决方案以及单音调、多音调和调制信号支持。此 GUI 还兼容用于快速合成单音调、多音调和调制信号的 TI 模式生成 GUI。

用户可以为 DATACONVERTERPRO-SW 提供可加载到 TI 数模转换器 (DAC) 中的定制模式。支持从模数转换器 (ADC) 采集内导出 CSV 文件,以进行外部分析。

DATACONVERTERPRO-SW 兼容相关器件部分中列出的所有 ADC 和 DAC。如果不清楚 TSW1400 是否支持相关的器件,请在数据转换器的 e2e 论坛上提问。

特性
  • 兼容 TSW1400、TSW1405、TSW1406 和 TSW14J10、TSW14J50、TSW14J56 和 TSW14J57 模式生成和数据采集平台
  • 适用于所有的 TI 高速 DAC、ADC 和 AFE 产品
  • 提供时域和频域分析
  • 支持单音调、多音调和调制信号性能分析
  • 同时支持多达 16 个转换器通道
  • 兼容 TI 模式生成 GUI
支持软件 下载
SBAC120.ZIP (262219 KB)

设计工具和仿真

仿真模型 下载
SLAC212A.ZIP (6 KB) - IBIS Model
计算工具 下载
用于 ADC 的抖动和 SNR 计算器
JITTER-SNR-CALC JITTER-SNR-CALC 可用于根据输入频率和时钟抖动来计算 ADC 的理论信噪比 (SNR) 性能。
设计工具 下载
SBAC119B.ZIP (3547 KB)

CAD/CAE 符号

封装 引脚 下载
VQFN (RGC) 64 视图选项

订购与质量

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持