产品详细信息

Number of input channels 4 Resolution (Bits) 14 Sample rate (Max) (MSPS) 1000 Features Decimating Filter, Differential Inputs, High Dynamic Range, Nap Mode, Out of Range Indicator, Power Down Analog input BW (MHz) 1000 SFDR (Typ) (dB) 88 SNR (Typ) (dB) 69.6 Power consumption (Typ) (mW) 2500 Logic voltage DV/DD (Max) (V) 1.2 Logic voltage DV/DD (Min) (V) 1.1 Analog voltage AVDD (Max) (V) 2 Analog voltage AVDD (Min) (V) 1.8 Operating temperature range (C) -40 to 85 Rating Catalog
Number of input channels 4 Resolution (Bits) 14 Sample rate (Max) (MSPS) 1000 Features Decimating Filter, Differential Inputs, High Dynamic Range, Nap Mode, Out of Range Indicator, Power Down Analog input BW (MHz) 1000 SFDR (Typ) (dB) 88 SNR (Typ) (dB) 69.6 Power consumption (Typ) (mW) 2500 Logic voltage DV/DD (Max) (V) 1.2 Logic voltage DV/DD (Min) (V) 1.1 Analog voltage AVDD (Max) (V) 2 Analog voltage AVDD (Min) (V) 1.8 Operating temperature range (C) -40 to 85 Rating Catalog
VQFN (RRH) 72 100 mm² 10 x 10 VQFNP (RMP) 72 100 mm² 10 x 10
  • 四通道
  • 14 位分辨率
  • 最大采样率:1GSPS
  • 最大输出采样率:500MSPS
  • 具有高阻抗输入的模拟输入缓冲器
  • 3dB 输入带宽:1GHz
  • 输出选项:
    • Rx:低通滤波器具有 2 倍抽取率和 4 倍抽取率两个选项
    • 支持 200MHz 复带宽或 100MHz 实带宽
    • DPD FB:2 倍抽取率,14 位突发模式输出
  • 1.1 VPP 差分满量程输入
  • JESD204B 接口:
    • 支持子类 1
    • 每个 ADC 一条信道,速率高达 10Gsps
    • 专用于通道对的 SYNC 引脚
  • 支持多芯片同步
  • 72 引脚超薄型四方扁平无引线 (VQFN) 封装 (10mm × 10mm)
  • 功率耗散:625 mW/通道
  • 频谱性能 (突发模式,高分辨率):
    • fIN = 190MHz 中频 (IF)(–1dBFS 时):
      • SNR:69dBFS
      • NSD:-153dBFS/Hz
      • SFDR:86dBc(HD2,HD3), 95dBFS(非 HD2,HD3)
    • fIN = 370 MHz IF(–3dBFS 时):
      • SNR:68.5dBFS
      • NSD:-152.5dBFS/Hz
      • SFDR:80dBc(HD2,HD3), 86dBFS(非 HD2,HD3)
  • 四通道
  • 14 位分辨率
  • 最大采样率:1GSPS
  • 最大输出采样率:500MSPS
  • 具有高阻抗输入的模拟输入缓冲器
  • 3dB 输入带宽:1GHz
  • 输出选项:
    • Rx:低通滤波器具有 2 倍抽取率和 4 倍抽取率两个选项
    • 支持 200MHz 复带宽或 100MHz 实带宽
    • DPD FB:2 倍抽取率,14 位突发模式输出
  • 1.1 VPP 差分满量程输入
  • JESD204B 接口:
    • 支持子类 1
    • 每个 ADC 一条信道,速率高达 10Gsps
    • 专用于通道对的 SYNC 引脚
  • 支持多芯片同步
  • 72 引脚超薄型四方扁平无引线 (VQFN) 封装 (10mm × 10mm)
  • 功率耗散:625 mW/通道
  • 频谱性能 (突发模式,高分辨率):
    • fIN = 190MHz 中频 (IF)(–1dBFS 时):
      • SNR:69dBFS
      • NSD:-153dBFS/Hz
      • SFDR:86dBc(HD2,HD3), 95dBFS(非 HD2,HD3)
    • fIN = 370 MHz IF(–3dBFS 时):
      • SNR:68.5dBFS
      • NSD:-152.5dBFS/Hz
      • SFDR:80dBc(HD2,HD3), 86dBFS(非 HD2,HD3)

ADS58J64 是一款低功耗、高带宽、14 位、1GSPS、四通道电信接收器。ADS58J64 支持 JESD204B 串行接口,每个通道上具有 1 条信道,数据传输速率高达 10Gbps。经缓冲的模拟输入可在较宽频率范围内提供统一输入阻抗,并最大程度地降低采样和保持毛刺脉冲能量。ADS58J64 以超低功耗在宽输入频率范围内提供出色的无杂散动态范围 (SFDR)。数字信号处理模块包含复混频器,后接低通滤波器。低通滤波器具有 2 倍抽取率和 4 倍抽取率两个选项,支持高达 200MHz 的接收器带宽。此外,ADS58J64 在突发模式下还支持 14 位、500MSPS 输出,因此适用于数字预失真 (DPD) 观测接收器。

JESD204B 接口减少了接口线路数,从而提升系统集成度。内部锁相环 (PLL) 会将传入的模数转换器 (ADC) 采样时钟加倍,以获得串行化各通道的 14 位数据时使用的位时钟。

ADS58J64 是一款低功耗、高带宽、14 位、1GSPS、四通道电信接收器。ADS58J64 支持 JESD204B 串行接口,每个通道上具有 1 条信道,数据传输速率高达 10Gbps。经缓冲的模拟输入可在较宽频率范围内提供统一输入阻抗,并最大程度地降低采样和保持毛刺脉冲能量。ADS58J64 以超低功耗在宽输入频率范围内提供出色的无杂散动态范围 (SFDR)。数字信号处理模块包含复混频器,后接低通滤波器。低通滤波器具有 2 倍抽取率和 4 倍抽取率两个选项,支持高达 200MHz 的接收器带宽。此外,ADS58J64 在突发模式下还支持 14 位、500MSPS 输出,因此适用于数字预失真 (DPD) 观测接收器。

JESD204B 接口减少了接口线路数,从而提升系统集成度。内部锁相环 (PLL) 会将传入的模数转换器 (ADC) 采样时钟加倍,以获得串行化各通道的 14 位数据时使用的位时钟。

下载

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索,并重试。
查看全部 9
类型 项目标题 下载最新的英语版本 日期
* 数据表 ADS58J64 四通道、14 位、1GSPS 电信接收器 数据表 (Rev. B) PDF | HTML 下载英文版本 (Rev.B) PDF | HTML 02 Mar 2022
技术文章 Why should you care about the noise immunity of MLVDS drivers and receivers? 26 Jul 2017
EVM 用户指南 ADS58J64 EVM 09 Jan 2017
技术文章 How to minimize filter loss when you drive an ADC 20 Oct 2016
技术文章 RF sampling: analog-to-digital converter linearity sets sensitivity 29 Sep 2016
技术文章 RF sampling: linearity performance is not so straightforward 30 Aug 2016
应用手册 所选封装材料的热学和电学性质 16 Oct 2008
应用手册 模数规格和性能特性术语表 (Rev. A) 下载最新的英文版本 (Rev.B) 16 Oct 2008
应用手册 高速数据转换 下载英文版本 16 Oct 2008

设计和开发

如需其他信息或资源,请查看下方列表,点击标题即可进入详情页面。

评估板

ADS58J64EVM — 适用于 ADS58J64 四通道、14 位、1GSPS 电信接收器和反馈 IC 的评估模块

ADS58J64EVM 是一款评估板,用于评估德州仪器 (TI) 的 ADS58J64 集成式接收器。ADS58J64 是一款拥有缓冲模拟输入的 14 位、500MSPS 低功耗四通道电信接收器。该器件支持 JESD204B 接口和高达 10Gbps 的数据速率。该 EVM 具备变压器耦合模拟输入和时钟输入,以此来支持单端信号源和时钟源,同时还可适应多种信号频率。模拟输入端的变压器以背对背方式连接,可实现更出色的振幅和相位匹配性能。板载时钟合成器/分配芯片 LMK04828 可用于为 ADC 及数据采集板 (TSW14J56EVM) 的 JESD204B (...)

用户指南: PDF
TI.com 無法提供
固件

TI-JESD204-IP — JESD204 快速设计 IP,用于连接到 TI 高速数据转换器的 FPGA

JESD204 快速设计 IP 旨在为 FPGA 工程师提供一条快速通往运行中的 JESD204 系统的路径。该 IP 经过特别设计,可将下游数字处理和其他应用逻辑与 JESD204 协议的大多数性能和时序关键型限制因素隔离开。该 IP 将帮助设计人员节省固件开发时间并简化 FPGA 集成。

JESD204 快速设计 IP 免专利费,可与 TI 高速数据转换器配合使用。TI 将协助用户配置初始链路,该链路可定制,以便在特定 FPGA 平台和 TI 数据转换器 JMODE 之间使用。  在对该 IP 进行测试并确定其可以用于部署工作之后,TI 将会通过安全的下载链接提供该 IP。

JESD204 (...)

评估模块 (EVM) 用 GUI

ADS58J64EVM GUI

SBAC161.ZIP (286345 KB)
lock = 需要出口许可(1分钟)
支持软件

DATACONVERTERPRO-SW — High Speed Data Converter Pro 软件

此高速数据转换器专业 GUI 是一款 PC 程序(兼容 Windows® XP/7/10),旨在帮助评估大多数 TI 高速数据转换器和模拟前端 (AFE) 平台。DATACONVERTERPRO-SW 支持整个 TSW14xxx 系列的数据采集和模式生成卡,为分析时域和频域中的数据转换器提供了快速强大的解决方案以及单音调、多音调和调制信号支持。此 GUI 还兼容用于快速合成单音调、多音调和调制信号的 TI 模式生成 GUI。

用户可以为 DATACONVERTERPRO-SW 提供定制模式,以加载到 TI 数模转换器 (DAC)。支持从模数转换器 (ADC) 采集内导出 CSV (...)

用户指南: PDF | HTML
原理图

ADS58J64EVM Design Package

SBAC162.ZIP (8451 KB)
封装 引脚数 下载
VQFN (RMP) 72 了解详情
VQFN (RRH) 72 了解详情

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 认证摘要
  • 持续可靠性监测

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持与培训

视频