产品详情

Resolution (Bits) 16 Number of DAC channels 4 Interface type Parallel LVDS Sample/update rate (Msps) 1250 Features Ultra High Speed Rating Catalog Interpolation 16x, 1x, 2x, 4x, 8x Power consumption (typ) (mW) 1440 SFDR (dB) 73 Architecture Current Source Operating temperature range (°C) -40 to 85 Reference type Int
Resolution (Bits) 16 Number of DAC channels 4 Interface type Parallel LVDS Sample/update rate (Msps) 1250 Features Ultra High Speed Rating Catalog Interpolation 16x, 1x, 2x, 4x, 8x Power consumption (typ) (mW) 1440 SFDR (dB) 73 Architecture Current Source Operating temperature range (°C) -40 to 85 Reference type Int
NFBGA (ZAY) 196 144 mm² 12 x 12
  • Very Low Power: 1.4 W at 1.25 GSPS
  • Multi-DAC Synchronization
  • Selectable 2x, 4x, 8x, 16x Interpolation Filter
    • Stop-Band Attenuation > 90 dBc
  • Flexible On-chip Complex Mixing
    • Two Independent Fine Mixers with 32-bit
      NCOs
    • Power Saving Coarse Mixers: ± n×Fs/8
  • High Performance, Low Jitter Clock Multiplying
    PLL
  • Digital I and Q Correction
    • Gain, Phase, Offset, and Group Delay
      Correction
  • Digital Inverse Sinc Filters
  • 32-Bit DDR Flexible LVDS Input Data Bus
    • 8 Sample Input FIFO
    • Supports Data Rates up to 625 MSPS
    • Data Pattern Checker
    • Parity Check
  • Temperature Sensor
  • Differential Scalable Output: 10mA to 30mA
  • 196-Ball, 12x12mm NFBGA (GREEN / Pb-Free)
  • Very Low Power: 1.4 W at 1.25 GSPS
  • Multi-DAC Synchronization
  • Selectable 2x, 4x, 8x, 16x Interpolation Filter
    • Stop-Band Attenuation > 90 dBc
  • Flexible On-chip Complex Mixing
    • Two Independent Fine Mixers with 32-bit
      NCOs
    • Power Saving Coarse Mixers: ± n×Fs/8
  • High Performance, Low Jitter Clock Multiplying
    PLL
  • Digital I and Q Correction
    • Gain, Phase, Offset, and Group Delay
      Correction
  • Digital Inverse Sinc Filters
  • 32-Bit DDR Flexible LVDS Input Data Bus
    • 8 Sample Input FIFO
    • Supports Data Rates up to 625 MSPS
    • Data Pattern Checker
    • Parity Check
  • Temperature Sensor
  • Differential Scalable Output: 10mA to 30mA
  • 196-Ball, 12x12mm NFBGA (GREEN / Pb-Free)

The DAC34H84 is a very low power, high dynamic range, quad-channel, 16-bit digital-to-analog converter (DAC) with a sample rate as high as 1.25 GSPS.

The device includes features that simplify the design of complex transmit architectures: 2x to 16x digital interpolation filters with over 90 dB of stop-band attenuation simplify the data interface and reconstruction filters. Independent complex mixers allow flexible carrier placement.

A high-performance low jitter clock multiplier simplifies clocking of the device without significant impact on the dynamic range. The digital Quadrature Modulator Correction (QMC) enables complete IQ compensation for gain, offset, phase and group delay between channels in direct up-conversion applications.

Digital data is input to the device through a 32-bit wide LVDS data bus with on-chip termination. The wide bus allows the processing of very high bandwidth signals. The device includes a FIFO, data pattern checker and parity test to ease the input interface. The interface also allows full synchronization of multiple devices.

The device is characterized for operation over the entire industrial temperature range of –40°C to 85°C and is available in a 196-ball, 12x12mm, 0.8mm pitch BGA package.

The DAC34H84 very low power, high bandwidth support, superior crosstalk, high dynamic range and features are an ideal fit for next generation communication systems.

The DAC34H84 is a very low power, high dynamic range, quad-channel, 16-bit digital-to-analog converter (DAC) with a sample rate as high as 1.25 GSPS.

The device includes features that simplify the design of complex transmit architectures: 2x to 16x digital interpolation filters with over 90 dB of stop-band attenuation simplify the data interface and reconstruction filters. Independent complex mixers allow flexible carrier placement.

A high-performance low jitter clock multiplier simplifies clocking of the device without significant impact on the dynamic range. The digital Quadrature Modulator Correction (QMC) enables complete IQ compensation for gain, offset, phase and group delay between channels in direct up-conversion applications.

Digital data is input to the device through a 32-bit wide LVDS data bus with on-chip termination. The wide bus allows the processing of very high bandwidth signals. The device includes a FIFO, data pattern checker and parity test to ease the input interface. The interface also allows full synchronization of multiple devices.

The device is characterized for operation over the entire industrial temperature range of –40°C to 85°C and is available in a 196-ball, 12x12mm, 0.8mm pitch BGA package.

The DAC34H84 very low power, high bandwidth support, superior crosstalk, high dynamic range and features are an ideal fit for next generation communication systems.

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 16
顶层文档 类型 标题 格式选项 下载最新的英语版本 日期
* 数据表 DAC34H84 Quad-Channel, 16-Bit, 1.25 GSPS Digital-to-Analog Converter (DAC) 数据表 (Rev. D) PDF | HTML 2015年 10月 1日
应用手册 Effects of Clock Spur on High Speed DAC Performance (Rev. A) 2015年 5月 18日
设计指南 Analog Interfacing Networks for DAC348x and Modulators (TIDA-00077) (Rev. A) 2013年 8月 14日
应用手册 Using DAC348x with Fault Detection and Auto Output Shut-off Feature 2013年 2月 21日
应用手册 DAC348x Device Configuration and Synchronization 2013年 2月 18日
应用手册 TI正交调制方案QMC及Group Delay模块的原理与应用 2013年 1月 16日
应用手册 Effects of Clock Noise on High Speed DAC Performance 2012年 11月 8日
应用手册 High Speed, Digital-to-Analog Converters Basics (Rev. A) 2012年 10月 23日
应用手册 DAC34H84 HD2 性能优化与 PCB 布局建议 2012年 9月 17日
用户指南 Interfacing Altera FPGAs to ADS4249 and DAC3482 (TIDA-00069 Reference Guide) 2012年 7月 10日
用户指南 TSW1400 Pattern Generators 2012年 5月 3日
应用手册 Configuring and Optimizing On-Chip PLL of the DAC348x 2012年 1月 26日
用户指南 TSW3085EVM ACPR and EVM Measurements (TIDA-00076 Reference Guide) 2011年 12月 29日
应用手册 DAC3484,DAC34H84 输出功率定标 2011年 8月 2日
应用手册 所选封装材料的热学和电学性质 2008年 10月 16日
应用手册 高速数据转换 英语版 2008年 10月 16日

设计与开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

TSW30H84EVM — 完整射频信号链评估模块

TSW30H84EVM 评估模块为电路板,可允许系统设计人员借助 LMK04806B(请参见 LMK04800)低噪声时钟发生器/抖动消除器,评估德州仪器 (TI) 发射信号链路的总性能。作为易于使用的完整射频发射解决方案,TSW30H84EVM 包含用于为 DAC34H84 数模转换器 (DAC) 提供计时的 LMK04806B(请参见 LMK04800),以及两个可将来自 4 通道 DAC 的 I/Q 输出上变频为射频载波的 TRF3705。

DAC34H84 是四通道超低功耗 16 位 1.25 GSPS DAC,最大输入图形速率为 625MSPS/DAC。

TRF3705 (...)

用户指南: PDF
TI.com 上无现货
评估模块 (EVM) 用 GUI

DATACONVERTERPRO-SW High Speed Data Converter Pro GUI Installer, v5.31

This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)

支持的产品和硬件

支持的产品和硬件

评估模块 (EVM) 用 GUI

SLAC483 DAC348x EVM Software GUI

支持的产品和硬件

支持的产品和硬件

评估模块 (EVM) 用 GUI

SLAC507 TSW308x EVM Software

支持的产品和硬件

支持的产品和硬件

评估模块 (EVM) 用 GUI

SLLC420 TSW3100EVM GUI v2.7

支持的产品和硬件

支持的产品和硬件

仿真模型

DAC34H84/DAC34SH84 IBIS Model (Rev. A)

SLAM078A.ZIP (92 KB) - IBIS Model
仿真模型

TINA-TI SPICE Models: Analog Interfacing Networks for DAC348x and Modulators

SLUC481.ZIP (198 KB) - TINA-TI Spice Model
PCB 布局

TSW2200EVM Design Package PCB

SLWR039.ZIP (3979 KB)
原理图

TSW2110EVM Design Package board rev B

SLAR064.ZIP (1580 KB)
模拟工具

PSPICE-FOR-TI — PSpice® for TI 设计和仿真工具

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。 

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
参考设计

TIDA-00077 — 用于 DAC348x 和调制器的模拟接口网络

此参考设计中的模拟接口电路常用于基于电流源的数模转换器 (DAC) 与正交调制器之间。虽然 DAC348x 被用作 TI 高速 DAC 的示例,但这些电路稍加修改即可应用于其他基于电流源的转换器。默认情况下,DAC348x 和 TRF3705 模拟接口组装在 TSW308xEVM 上。DAC348x 和 TRF3705 在设计时均采用了同样的直流偏置和交流摆幅规范,以提供无缝接口。其他电路拓扑据说采用了其他直流偏置和交流摆幅规范。通过计算正确的直流偏置和适当的交流摆幅,系统设计人员可以基于自己的应用需求应用这些电路,以便获得最佳性能。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00072 — 宽带数字射频发送解决方案

TSW308x 是能够生成 600 MHz 连续射频频谱的宽带数字/射频转换传输解决方案的设计示例。此系统提供演示了如何使用 DAC34x8x、TRF3705 IQ 调制器和 LMK0480x 来实现目标。此参考 EVM 耦合了可在射频下产生任意窄带和宽带信号的信号发生器,如 TSW1400EVM。此设计中提供了如何产生符合标准的 WCDMA 测试信号的配置示例。
设计指南: PDF
原理图: PDF
封装 引脚 CAD 符号、封装和 3D 模型
NFBGA (ZAY) 196 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持和培训

视频