可提供此产品的更新版本

open-in-new 比较产品
功能与比较器件相同且具有相同引脚。
TLV9061 正在供货 适用于成本优化型应用的单路、5.5V、10MHz、RRIO 运算放大器 Higher GBW (10MHz), higher slew rate (6.5V/µs), lower power (0.538mA Iq), wider supply (1.8V to 5.5V)

产品详情

Number of channels 1 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 5.5 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 1.8 Rail-to-rail In, Out GBW (typ) (MHz) 7 Slew rate (typ) (V/µs) 5 Vos (offset voltage at 25°C) (max) (mV) 2.5 Iq per channel (typ) (mA) 0.65 Vn at 1 kHz (typ) (nV√Hz) 17 Rating Catalog Operating temperature range (°C) -40 to 125 Offset drift (typ) (V/°C) 0.000003 Features Zero Crossover Input bias current (max) (pA) 10 CMRR (typ) (dB) 90 Iout (typ) (A) 0.045 Architecture CMOS Input common mode headroom (to negative supply) (typ) (V) -0.1 Input common mode headroom (to positive supply) (typ) (V) 0.1 Output swing headroom (to negative supply) (typ) (V) 0.01 Output swing headroom (to positive supply) (typ) (V) -0.01
Number of channels 1 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 5.5 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 1.8 Rail-to-rail In, Out GBW (typ) (MHz) 7 Slew rate (typ) (V/µs) 5 Vos (offset voltage at 25°C) (max) (mV) 2.5 Iq per channel (typ) (mA) 0.65 Vn at 1 kHz (typ) (nV√Hz) 17 Rating Catalog Operating temperature range (°C) -40 to 125 Offset drift (typ) (V/°C) 0.000003 Features Zero Crossover Input bias current (max) (pA) 10 CMRR (typ) (dB) 90 Iout (typ) (A) 0.045 Architecture CMOS Input common mode headroom (to negative supply) (typ) (V) -0.1 Input common mode headroom (to positive supply) (typ) (V) 0.1 Output swing headroom (to negative supply) (typ) (V) 0.01 Output swing headroom (to positive supply) (typ) (V) -0.01
SOIC (D) 8 29.4 mm² 4.9 x 6 SOT-23 (DBV) 5 8.12 mm² 2.9 x 2.8
  • 1.8V 运行电压
  • 微型 封装
  • 带宽: 7MHz
  • CMRR:90dB(典型)
  • 压摆率:5V/µs
  • 低失调电压:500µV(最大值)
  • 静态电流:每个通道750µA(最大值)
  • 关断模式:每个通道小于 1µA
  • 1.8V 运行电压
  • 微型 封装
  • 带宽: 7MHz
  • CMRR:90dB(典型)
  • 压摆率:5V/µs
  • 低失调电压:500µV(最大值)
  • 静态电流:每个通道750µA(最大值)
  • 关断模式:每个通道小于 1µA

OPA363 和 OPA364 系列是两款高性能 CMOS 运算放大器,针对超低电压单电源运行进行优化。这些微型低成本放大器设计用于在介于 1.8V (±0.9 V) 到 5.5V
(±2.75V) 之间的单电源上运行。应用 包括在电池供电系统中的传感器放大和信号调节。

OPAx363 和 OPA364 系列提供出色的 CMRR,而不存在与传统互补输入级关联的交叉。此特性可在驱动模数 (A/D) 转换器方面实现优异的性能,而不会降低微分线性和 THD。输入共模范围同时包括正负电源。电源轨的输出电压摆幅在 10mV 以内。

OPA363 系列包括关断模式。在逻辑控制下,这些放大器可从正常运行状态切换到待机电流小于 1µA 的状态。

单通道版本采用微型 5 引脚 SOT-23(6 引脚 SOT-23 用于关断模式)和 8 引脚 SOIC。双通道版本采用 8 引脚 VSSOP、10 引脚 VSSOP、16 引脚 UQFN 和 8 引脚 SOIC 封装。这四种封装都可应用 14 引脚 TSSOP 和 14 引脚 SOIC 封装。所有器件版本的额定工作温度范围均为 –40°C 至 +125°C。

OPA363 和 OPA364 系列是两款高性能 CMOS 运算放大器,针对超低电压单电源运行进行优化。这些微型低成本放大器设计用于在介于 1.8V (±0.9 V) 到 5.5V
(±2.75V) 之间的单电源上运行。应用 包括在电池供电系统中的传感器放大和信号调节。

OPAx363 和 OPA364 系列提供出色的 CMRR,而不存在与传统互补输入级关联的交叉。此特性可在驱动模数 (A/D) 转换器方面实现优异的性能,而不会降低微分线性和 THD。输入共模范围同时包括正负电源。电源轨的输出电压摆幅在 10mV 以内。

OPA363 系列包括关断模式。在逻辑控制下,这些放大器可从正常运行状态切换到待机电流小于 1µA 的状态。

单通道版本采用微型 5 引脚 SOT-23(6 引脚 SOT-23 用于关断模式)和 8 引脚 SOIC。双通道版本采用 8 引脚 VSSOP、10 引脚 VSSOP、16 引脚 UQFN 和 8 引脚 SOIC 封装。这四种封装都可应用 14 引脚 TSSOP 和 14 引脚 SOIC 封装。所有器件版本的额定工作温度范围均为 –40°C 至 +125°C。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索,并重试。
查看全部 14
类型 项目标题 下载最新的英语版本 日期
* 数据表 OPAx363、OPAx364 1.8V 7MHz 90dB CMRR 单电源轨至轨 I/O 运算放大器 数据表 (Rev. F) PDF | HTML 下载英文版本 (Rev.F) PDF | HTML 2018年 7月 23日
电子书 An Engineer’s Guide to Designing with Precision Amplifiers 2021年 4月 29日
技术文章 What is an op amp? 2020年 1月 21日
更多文献资料 零交叉放大器:特性和优势 (Rev. A) PDF | HTML 下载英文版本 (Rev.A) PDF | HTML 2019年 6月 25日
电路设计 双电源、分立式、可编程增益放大器电路 下载英文版本 2019年 1月 20日
技术文章 How to lay out a PCB for high-performance, low-side current-sensing designs 2018年 2月 6日
电子书 The Signal e-book: 有关运算放大器设计主题的博客文章汇编 下载英文版本 2018年 1月 31日
技术文章 Low-side current sensing for high-performance cost-sensitive applications 2018年 1月 22日
技术文章 Voltage and current sensing in HEV/EV applications 2017年 11月 22日
更多文献资料 High-Voltage Signal Conditioning for Low Voltage ADCs (Rev. B) PDF | HTML 2015年 5月 18日
更多文献资料 所选封装材料的热学和电学性质 2008年 10月 16日
更多文献资料 高速数据转换 下载英文版本 2008年 10月 16日
更多文献资料 High-Voltage Signal Conditioning for Low Voltage ADCs 2004年 6月 15日
更多文献资料 High-Voltage Signal Conditioning for Differential ADCs 2004年 6月 14日

设计和开发

如需其他信息或资源,请查看下方列表,点击标题即可进入详情页面。

评估板

DIP-ADAPTER-EVM — DIP 适配器评估模块

借助 DIP-Adapter-EVM 加快运算放大器的原型设计和测试,该 EVM 有助于快速轻松地连接小型表面贴装 IC 并且价格低廉。您可以使用随附的 Samtec 端子板连接任何受支持的运算放大器,或者将这些端子板直接连接至现有电路。

DIP-Adapter-EVM 套件支持六种常用的业界通用封装,包括:

  • D 和 U (SOIC-8)
  • PW (TSSOP-8)
  • DGK(MSOP-8、VSSOP-8)
  • DBV(SOT23-6、SOT23-5 和 SOT23-3)
  • DCK(SC70-6 和 SC70-5)
  • DRL (SOT563-6)
用户指南: PDF
TI.com 上无现货
评估板

DIYAMP-EVM — 通用自制 (DIY) 放大器电路评估模块

DIYAMP-EVM 是独特的评估模块 (EVM) 系列,可为工程师和 DIY 爱好者提供现实生活中的放大器电路,使您能够快速完成设计概念评估和仿真验证。它采用 3 种行业标准封装选项(SC70、SOT23、SOIC)并提供 12 种流行的放大器配置,包括放大器、滤波器、稳定性补偿以及同时适用于单电源和双电源的比较器配置。

DIYAMP-EVM 系列可实现快速、方便的原型设计,并且使用常用的 0805 或 0603 表面贴装式组件。通过配置多个组合,EVM 使您能够构建广泛的评估电路,从简单的放大器电路到复杂的信号链。所有 EVM 均与试验电路板、超小型 A 版 (...)

用户指南: PDF | HTML
仿真模型

OPA364 PSpice Model (Rev. A)

SBOC025A.ZIP (4 KB) - PSpice Model
仿真模型

OPA364 TINA-TI Reference Design (Rev. A)

SBOC208A.TSC (59 KB) - TINA-TI Reference Design
仿真模型

OPA364 TINA-TI Spice Model

SBOM286.TSM (6 KB) - TINA-TI Spice Model
仿真模型

TINA-TI Reference Design Companion for Dual-supply, discrete, PGA Circuit

SBOMAU3.ZIP (22 KB) - TINA-TI Reference Design
计算工具

ANALOG-ENGINEER-CALC — 模拟工程师计算器

模拟工程师计算器旨在加快模拟电路设计工程师经常使用的许多重复性计算。该基于 PC 的工具提供图形界面,其中显示各种常见计算的列表(从使用反馈电阻器设置运算放大器增益到为稳定模数转换器 (ADC) 驱动器缓冲器电路选择合适的电路设计元件)。除了可用作单独的工具之外,该计算器还能够很好地与模拟工程师口袋参考书中所述的概念配合使用。
lock = 需要出口许可(1 分钟)
设计工具

CIRCUIT060013 — 采用 T 网络反馈电路的反相放大器

该设计将输入信号 VIN 反相并应用 1000V/V 或 60dB 的信号增益。具有 T 反馈网络的反相放大器可用于获得高增益,而无需 R4 具有很小的值或反馈电阻器具有很大的值。
设计工具

CIRCUIT060015 — 可调节基准电压电路

该电路结合了一个反相和同相放大器,可使基准电压在正负输入电压范围内进行调节。可通过增加增益来提高最大负基准电压电平。
设计工具

CIRCUIT060017 — 双电源、分立式、可编程增益放大器电路

该电路使用可变输入电阻来提供 6dB (2V/V) 至 60dB (1000V/V) 的可编程同相增益。该设计在整个增益范围内保持相同的截止频率。
设计工具

CIRCUIT060074 — 采用比较器的高侧电流感应电路

该高侧电流检测解决方案使用一个具有轨到轨输入共模范围的比较器,如果负载电流上升至超过 1A,则在比较器输出端 (COMP OUT) 产生过流警报 (OC-Alert) 信号。该实现中的 OC-Alert 信号低电平有效。因此,当超过 1A 阈值后,比较器输出变为低电平。实现了迟滞,使得当负载电流减小至 0.5 A(减少 50%)时,OC-Alert 将返回到逻辑高电平状态。该电路使用漏极开路输出比较器,从而对输出高逻辑电平进行电平转换,以控制数字逻辑输入引脚。对于需要驱动 MOSFET 开关栅极的应用,最好使用具有推挽输出的比较器。
模拟工具

PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
模拟工具

TINA-TI — 基于 SPICE 的模拟仿真程序

TINA-TI 提供了 SPICE 所有的传统直流、瞬态和频域分析以及更多。TINA 具有广泛的后处理功能,允许您按照希望的方式设置结果的格式。虚拟仪器允许您选择输入波形、探针电路节点电压和波形。TINA 的原理图捕获非常直观 - 真正的“快速入门”。

TINA-TI 安装需要大约 500MB。直接安装,如果想卸载也很容易。我们相信您肯定会爱不释手。

TINA 是德州仪器 (TI) 专有的 DesignSoft 产品。该免费版本具有完整的功能,但不支持完整版 TINA 所提供的某些其他功能。

如需获取可用 TINA-TI 模型的完整列表,请参阅:SpiceRack - 完整列表 

需要 HSpice (...)

用户指南: PDF
下载英文版本 (Rev.A): PDF
封装 引脚数 下载
SOIC (D) 8 了解详情
SOT-23 (DBV) 5 了解详情

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 认证摘要
  • 持续可靠性监测

支持与培训

视频