返回页首

产品详细信息

参数

Resolution (Bits) 14 Sample/update rate (MSPS) 6200 Number of DAC channels (#) 2 Interpolation 10x, 12x, 16x, 18x, 20x, 24x, 6x, 8x Power consumption (Typ) (mW) 3800 Operating temperature range (C) -40 to 85 open-in-new 查找其它 个发送器

封装|引脚|尺寸

FCBGA (AAV) 144 100 mm² 10 x 10 open-in-new 查找其它 个发送器

特性

  • 14 位分辨率
  • 最大 DAC 采样率:
    • 9.0GSPS(DAC38RF86、DAC38RF96)
    • 6.2GSPS(DAC38RF87、DAC38RF97)
  • 主要规格:
    • 2.1GHz 时的射频满量程输出功率:0dBm
    • 频谱性能,DAC38RF87/97
      • fDAC = 5898.24MSPS,fOUT = 2.14GHz
        • WCDMA ACLR:73dBc
        • WCDMA 备选 ACLR:77dBc
    • 频谱性能,DAC38RF86/96
      • fDAC = 8847.36MSPS,fOUT = 3.7GHz
        • 20MHz LTE ACLR:66dBc
      • fDAC = 9GSPS,fOUT = 1.8GHz,–6dBFS
        • IMD3 = 70dBc(10MHz 音调间隔)
  • 每个 DAC 配有双频带数字上变频器
    • 6、8、10、12、16、18、20 或 24 倍插值运算
    • 分辨率为 48 位的 4 个独立 NCO
  • JESD204B 接口,子类 1
    • 支持多芯片同步
    • 最高通道速率:12.5Gbps
  • 具有集成巴伦的单端输出 覆盖 700MHz 至 3800MHz
  • 内部 PLL 和 VCO
    • DAC38RF86/96:fC(VCO) = 8.85GHz
    • DAC38RF87/97:fC(VCO) = 5.90GHz
  • 功耗:每通道 1.4W 至 2.2W
  • 电源:–1.8V、1V、1.8V
  • 封装:10mm x 10mm BGA,间距为 0.8mm,具有 144 个焊球

All trademarks are the property of their respective owners.

open-in-new 查找其它 个发送器

描述

DAC38RF86/96 是一款高性能、双通道/通道、14 位、9GSPS、射频采样数模转换器 (DAC),能够合成 0GHz 至 4.5GHz 范围内的宽带信号。DAC38RF87/97 也是一款高性能、双通道、14 位、6GSPS、射频采样数模转换器 (DAC),能够合成 0GHz 至 3GHz 范围内的宽带信号。高动态范围允许 DAC38RFxx 系列为各种 应用 生成信号,包括用于无线基站和雷达的 3G/4G 信号。

该器件具有一个低功耗 JESD204B 接口,其通道多达 8 条,最高位率为 12.5Gbps/通道,复合输入数据速率为 1.25GSPS/通道。DAC38RFxx 为每个通道提供两个数字上变频器,具有多种内插速率选项。具有频率灵活的独立 NCO 的数字正交调制器可用于支持多频段操作。集成了兼容 GSM 的低相位噪声 PLL/VCO,可通过允许使用频率较低的参考时钟来简化 DAC 采样时钟的生成

open-in-new 查找其它 个发送器
下载

技术文档

star = TI 精选相关文档
未找到结果。请清除搜索,并重试。
查看所有 13
类型 标题 下载最新的英文版本 日期
* 数据表 具有 JESD204B 接口和片上 GSM PLL 的 DAC38RFxx 双通道、单端、 14 位、6GSPS 和 9GSPS、射频采样 DAC 数据表 (Rev. B) 下载英文版本 (Rev.B) 2017年 11月 27日
应用手册 Impact of Power Supply noise on Phase Noise performance of RF DAC 2018年 6月 13日
应用手册 Eye Scan Testing with the DAC38RFxx 2017年 8月 10日
应用手册 Simulating IBIS Models 2017年 8月 2日
应用手册 DAC38RF8x Test Modes 2017年 7月 25日
技术文章 Digital signal processing in RF sampling DACs – part 2 2017年 4月 4日
用户指南 DAC38RF8xEVM User's Guide (Rev. A) 2017年 3月 24日
技术文章 Digital signal processing in RF sampling DACs - part 1 2017年 2月 13日
用户指南 TIDA-01215 Design Guide 2016年 8月 22日
技术文章 RF sampling: digital mixers make mixing fun 2015年 9月 17日
技术文章 How our high-speed DAC summation block can help you 2014年 4月 2日
应用手册 所选封装材料的热学和电学性质 2008年 10月 16日
应用手册 高速数据转换 下载英文版本 2008年 10月 16日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
document-generic 用户指南
899
说明
DAC38RF87 评估模块 (EVM) 是用于评估 DAC38RF87 数模转换器 (DAC) 的电路板。该 EVM 可用于对采样率高达 9GSPS 的 DAC 进行性能评估,同时还设计用于与 TSW14J56EVM(修订版 B 及更高版本)搭配使用。借助所提供的 FMC 连接器还可以将 DAC 连接到来自第三方供应商的 FPGA 开发板。此外,借助易于使用的软件界面,还可通过 SPI 来控制 DAC 和板载 LMK04828 时钟芯片。
特性
  • 可对采样率高达 9GSPS 的 DAC38RF87/97 进行评估
  • 支持针对各类 FMC 的高达 12.5Gbps 的 SerDes 信令速率
  • 具有出色相位噪声的两个片上 PLL 可简化系统时钟生成;此外还支持外部时钟模式
  • 集成式阻抗变压器 (DAC38RF87) 可帮助提供交流耦合输出,实现平衡至不平衡转换
  • 简便易用的软件界面和数据图形生成工具

软件开发

固件 下载
JESD204 Rapid Design IP for FPGAs connected to TI high-speed data converters
TI-JESD204-IP JESD204 快速设计 IP 旨在为 FPGA 工程师提供一条快速通往运行中的 JESD204 系统的路径。该 IP 经过特别设计,可将下游数字处理和其他应用逻辑与 JESD204 协议的大多数性能和时序关键型限制因素隔离开。该 IP 将帮助设计人员节省固件开发时间并简化 FPGA 集成。

当您使用 TI 的高速数据转换器时,可免专利费使用 JESD204 快速设计 IP。TI 将协助用户配置初始链路,对其进行定制,以便在特定 FPGA 平台和 TI 数据转换器 JMODE 之间使用。在对该 IP 进行测试并确定其可以用于部署工作之后,TI 将会通过安全的下载链接提供该 IP。

JESD204 快速设计 IP 支持以下 FPGA 系列:

  • Xilinx® Virtex™ UltraScale™ 和 UltraScale+™
  • Xilinx Kintex™ UltraScale 和 UltraScale+
  • Xilinx Zynq™ UltraScale+ 和 Zynq UltraScale+ (Auto)
  • Xilinx Artix™ 7 和 Artix 7 (Auto)
  • Xilinx Virtex 7
  • Xilinx (...)
特性
  • 与 JEDEC JESD204a/b/c 协议兼容
  • 支持子类 1 确定性延迟和多器件同步
  • 支持的通道速率
    • 在 8b/10b 模式下高达 16.375Gbps
    • 在 64b/66b 模式下高达 20Gbps
  • 支持协议相关的所有错误检测和报告功能
  • 集成的传输层可将通道数据转换为样本(HD 模式不支持该功能)
  • 优化了 FPGA 中的逻辑和内存占用量,所释放的资源将可用于应用逻辑(并在可能的情况下获得尺寸更小/成本更低的 FPGA)
  • 新颖的设计特性,包括在与线路速率异步的时钟速率下导出数据
固件 下载
SLAC779A.ZIP (48623 KB)
评估模块 (EVM) 的 GUI 下载
SLAC722D.ZIP (216778 KB)

设计工具和仿真

仿真模型 下载
SLAM304.ZIP (70 KB) - IBIS Model
原理图 下载
SLAC734.ZIP (10565 KB)

参考设计

参考设计 下载
优化 射频采样 DAC 中的杂波和相位噪声的电源参考设计
TIDA-01215 — 此参考设计在不牺牲性能的情况下为射频采样 DAC38RF8x 数模转换器 (DAC) 的加电启动提供了一种高效电源方案,并且可以降低板面积和 BOM。该参考设计使用直流/直流开关和 LDO 为 DAC38RF8x 加电,同时实现高的模拟性能(杂散噪声和相位噪声)并最大限度地减少电源效率折衷。可以将此处概括的设计方法扩展到其他射频采样数据转换器的电源设计。
document-generic 原理图 document-generic 用户指南

CAD/CAE 符号

封装 引脚 下载
FCBGA (AAV) 144 了解详情

订购与质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/FIT 估算
  • 材料成分
  • 认证摘要
  • 持续可靠性监测

推荐产品的参数、评估模块或参考设计可能与此 TI 产品相关

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持

视频