产品详情

Sample rate (max) (Msps) 100 Resolution (Bits) 14, 16, 18 Number of input channels 4 Interface type Parallel LVDS Analog input BW (MHz) 70 Features High Performance Rating Catalog Peak-to-peak input voltage range (V) 4 Power consumption (typ) (mW) 1350 Architecture Pipeline SNR (dB) 85.5 ENOB (Bits) 12.8 SFDR (dB) 81 Operating temperature range (°C) -40 to 85 Input buffer No
Sample rate (max) (Msps) 100 Resolution (Bits) 14, 16, 18 Number of input channels 4 Interface type Parallel LVDS Analog input BW (MHz) 70 Features High Performance Rating Catalog Peak-to-peak input voltage range (V) 4 Power consumption (typ) (mW) 1350 Architecture Pipeline SNR (dB) 85.5 ENOB (Bits) 12.8 SFDR (dB) 81 Operating temperature range (°C) -40 to 85 Input buffer No
VQFN (RGC) 64 81 mm² 9 x 9
  • 最大采样率:100MSPS
  • 可编程器件分辨率
    • 四通道,16 位,高 SNR 模式
    • 四通道,14 位,低功耗模式
  • 16 位高 SNR 模式
    • 100MSPS 时总体功耗为 1.4W
      • 每通道 355mW
    • 4 Vpp 满量程输入
    • f输入= 3MHz,100MSPS 时,85dBFS SNR
  • 14 位低功耗模式
    • 100MSPS 下总体功耗 785mW
      • 每通道 195mW
    • 2 Vpp 满量程输入
    • f输入= 10MHz,74dBFS SNR
    • 集成钳位(用于与电荷耦合元件 (CCD) 传感器对接)
  • 低频噪声抑制
  • 数字处理块
    • 可编程 FIR 抽取滤波器
    • 可编程数字增益:0dB 至 12dB
    • 平均 2 或 4 通道
  • ADC 输入通道与低压差分信令 (LVDS) 输出引脚间的可编程映射 - 简化了电路板设计
  • 多种测试模式以验证现场可编程栅极阵列 (FPGA) /接收器的数据捕捉
  • 已串化 LVDS 输出
  • 内部和外部基准
  • 3.3V 模拟电源
  • 1.8V 数字电源
  • 在 1 个时钟周期内从 6dB 过载内恢复
  • 封装:
    • 9mm × 9mm 64 引脚四方扁平无引线 (QFN)
    • 针对磁共振成像 (MRI) 系统的非磁性封装选项
  • CMOS 技术

应用

  • 医疗成像 - MRI
  • 光谱分析
  • CCD 成像

All trademarks are the property of their respective owners.

  • 最大采样率:100MSPS
  • 可编程器件分辨率
    • 四通道,16 位,高 SNR 模式
    • 四通道,14 位,低功耗模式
  • 16 位高 SNR 模式
    • 100MSPS 时总体功耗为 1.4W
      • 每通道 355mW
    • 4 Vpp 满量程输入
    • f输入= 3MHz,100MSPS 时,85dBFS SNR
  • 14 位低功耗模式
    • 100MSPS 下总体功耗 785mW
      • 每通道 195mW
    • 2 Vpp 满量程输入
    • f输入= 10MHz,74dBFS SNR
    • 集成钳位(用于与电荷耦合元件 (CCD) 传感器对接)
  • 低频噪声抑制
  • 数字处理块
    • 可编程 FIR 抽取滤波器
    • 可编程数字增益:0dB 至 12dB
    • 平均 2 或 4 通道
  • ADC 输入通道与低压差分信令 (LVDS) 输出引脚间的可编程映射 - 简化了电路板设计
  • 多种测试模式以验证现场可编程栅极阵列 (FPGA) /接收器的数据捕捉
  • 已串化 LVDS 输出
  • 内部和外部基准
  • 3.3V 模拟电源
  • 1.8V 数字电源
  • 在 1 个时钟周期内从 6dB 过载内恢复
  • 封装:
    • 9mm × 9mm 64 引脚四方扁平无引线 (QFN)
    • 针对磁共振成像 (MRI) 系统的非磁性封装选项
  • CMOS 技术

应用

  • 医疗成像 - MRI
  • 光谱分析
  • CCD 成像

All trademarks are the property of their respective owners.

通过使用 CMOS 工艺技术和创新型电路技术,ADS5263 被设计用来在低功耗下运行,并且在 4 Vpp 满量程输入时提供极高的 SNR 性能。通过使用一个低噪声 16 位模拟前端级,之后是一个 14 位 ADC,此器件提供高达 10MHz 的 85dBFS SNR,以及高达 30MHz,优于 80dBFS 的 SNR。

All trademarks are the property of their respective owners.

ADS5263 具有 14 位低功耗模式,其在此模式下作为一个四通道 14 位 ADC 运行。16 位前端级被断电,与 16 位模式相比,此部件的能耗大约为一半。14 位模式支持一个 2 Vpp 满量程输入信号,此时 SNR 典型值为 74dBFS。ADS5263 可在两个分辨率模式间自动切换。这使得系统能够使用高分辨率、高功耗模式或者一个低分辨率、低功耗模式中的同一部件。

该器件还配有一个数字处理模块,其中集成数字增益(最高可达 12dB)等多种常用数字功能。它包括一个数字滤波器模块,此模块具有内置的抽取滤波器(具有低通、高通和带通特点)。此抽取率也是可编程的(2 倍,4 倍或 8 倍)。这使得该器件非常适用于窄带 应用,因为滤波器可为此类应用提高 SNR 并滤除谐波,同时降低输出数据速率。

此器件包括一个平均模式,在此模式中,可将两个通道(或四个通道)平均来改进 SNR。一个非常独特的特性是可以实现输入通道和 LVDS 输出引脚间灵活映射的可编程映射器模块。这有助于大大减少 LVDS 输出路径选择的复杂程度,并且有可能通过减少印刷电路板 (PCB) 的层数来获得更加廉价的系统电路板。该器件在 -40°C 至 85°C 的工业级温度范围内运行。

通过使用 CMOS 工艺技术和创新型电路技术,ADS5263 被设计用来在低功耗下运行,并且在 4 Vpp 满量程输入时提供极高的 SNR 性能。通过使用一个低噪声 16 位模拟前端级,之后是一个 14 位 ADC,此器件提供高达 10MHz 的 85dBFS SNR,以及高达 30MHz,优于 80dBFS 的 SNR。

All trademarks are the property of their respective owners.

ADS5263 具有 14 位低功耗模式,其在此模式下作为一个四通道 14 位 ADC 运行。16 位前端级被断电,与 16 位模式相比,此部件的能耗大约为一半。14 位模式支持一个 2 Vpp 满量程输入信号,此时 SNR 典型值为 74dBFS。ADS5263 可在两个分辨率模式间自动切换。这使得系统能够使用高分辨率、高功耗模式或者一个低分辨率、低功耗模式中的同一部件。

该器件还配有一个数字处理模块,其中集成数字增益(最高可达 12dB)等多种常用数字功能。它包括一个数字滤波器模块,此模块具有内置的抽取滤波器(具有低通、高通和带通特点)。此抽取率也是可编程的(2 倍,4 倍或 8 倍)。这使得该器件非常适用于窄带 应用,因为滤波器可为此类应用提高 SNR 并滤除谐波,同时降低输出数据速率。

此器件包括一个平均模式,在此模式中,可将两个通道(或四个通道)平均来改进 SNR。一个非常独特的特性是可以实现输入通道和 LVDS 输出引脚间灵活映射的可编程映射器模块。这有助于大大减少 LVDS 输出路径选择的复杂程度,并且有可能通过减少印刷电路板 (PCB) 的层数来获得更加廉价的系统电路板。该器件在 -40°C 至 85°C 的工业级温度范围内运行。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 10
顶层文档 类型 标题 格式选项 下载最新的英语版本 日期
* 数据表 ADS5263 四通道、16 位、100MSPS 高 SNR ADC 数据表 (Rev. D) PDF | HTML 英语版 (Rev.D) PDF | HTML 2016年 6月 1日
应用手册 用于流式细胞术应用的高速模数转换器和放大器 英语版 2021年 8月 18日
应用手册 Introduction to Magnetic Resonance Imaging (MRI) 2017年 9月 14日
应用手册 Design Considerations for Avoiding Timing Errors during High-Speed ADC, LVDS Dat (Rev. A) 2015年 5月 22日
应用手册 Why Use Oversampling when Undersampling Can Do the Job? (Rev. A) 2013年 7月 19日
应用手册 Understanding Serial LVDS Capture in High-Speed ADCs 2013年 7月 10日
应用手册 所选封装材料的热学和电学性质 2008年 10月 16日
应用手册 模数规格和性能特性术语表 (Rev. A) 最新英语版本 (Rev.B) 2008年 10月 16日
应用手册 高速数据转换 英语版 2008年 10月 16日
应用手册 CDCE72010 as a Clocking Solution for High-Speed Analog-to-Digital Converters 2008年 6月 8日

设计与开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

ADS5263EVM — ADS5263 评估模块

ADS5263 是一款四通道 16 位 ADC,采样频率高达 100MSPS,利用 10MHz 输入提供 84.6dBFS 的信噪比 (SNR)。ADS5263 评估模块 (EVM) 提供了可在各种时钟和输入条件下测试 ADS5263 的灵活环境。此 EVM 支持客户设计自己的滤波器、使用相应元件组装 EVM 以及验证 EVM 本身的性能。

请注意,评估 ADS5263EVM 时需要使用 TSW1400EVM(已停产)。我们建议您在获取 TSW1400EVM 后再购买 ADS5263EVM。

用户指南: PDF
TI.com 上无现货
评估模块 (EVM) 用 GUI

SLAC476 ADS5263EVM GUI Installer v2.2

支持的产品和硬件

支持的产品和硬件

仿真模型

ADS5263 IBIS Model

SLAM080.ZIP (26 KB) - IBIS Model
计算工具

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

支持的产品和硬件

支持的产品和硬件

模拟工具

PSPICE-FOR-TI — PSpice® for TI 设计和仿真工具

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。 

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
封装 引脚 CAD 符号、封装和 3D 模型
VQFN (RGC) 64 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持和培训

视频