返回页首

产品详细信息

参数

Resolution (Bits) 18 Number of input channels 1 Sample rate (Max) (kSPS) 2000 Interface type SPI, Enhanced SPI Architecture SAR Input type Differential Multi-channel configuration Rating Catalog Reference mode Ext Input range (Max) (V) 5 Input range (Min) (V) -5 Features Daisy-Chainable, Oscillator Operating temperature range (C) -40 to 85 Power consumption (Typ) (mW) 15 Analog voltage AVDD (Min) (V) 1.65 SNR (dB) 100 Analog voltage AVDD (Max) (V) 1.95 INL (Max) (+/-LSB) 1.5 Digital supply (Min) (V) 1.65 Digital supply (Max) (V) 1.95 open-in-new 查找其它 精密 ADCs (<=10MSPS)

封装|引脚|尺寸

VQFN (RGE) 24 16 mm² 4 x 4 open-in-new 查找其它 精密 ADCs (<=10MSPS)

特性

  • 采样率:2MSPS
  • 无延迟输出
  • 出色的直流和交流性能:
    • 积分非线性 (INL):±0.5 最低有效位 (LSB)(典型值),±1.5 LSB(最大值)
    • 微分非线性 (DNL):±0.75 LSB(最大值),18 位无丢码 (NMC)
    • 信噪比 (SNR):100dB
    • 总谐波失真 (THD):-118dB
  • 宽输入范围:
    • 单极差分输入范围:±VREF
    • VREF 输入范围:2.5V 至 5V,
      与 AVDD 无关
  • 低功耗:
    • 2MSPS 时为 9mW(仅限 AVDD)
    • 2MSPS 时为 15mW(总功耗)
    • 灵活的低功耗模式,可根据吞吐量调节功率
  • multiSPI:增强型串行接口
  • 符合 JESD8-7A 标准的数字 I/O(1.8V DVDD 时)
  • 在 -40°C 至 +85°C 的工业温度范围内完全额定运行
  • 小型封装:4mm × 4mm 超薄四方扁平无引线 (VQFN) 封装

应用

  • 测试和测量
  • 医疗成像
  • 高精度、高速工业领域

All trademarks are the property of their respective owners.

open-in-new 查找其它 精密 ADCs (<=10MSPS)

描述

ADS9110 是一款 18 位、2MSPS、逐次逼近寄存器 (SAR) 模数转换器 (ADC),在典型工作条件下具有 ±0.5 LSB INL 和 100dB SNR 规范值。 高吞吐量使得开发者能够对输入信号进行过采样,从而提高测量的动态范围和精度。

该器件支持单极全差分模拟输入信号,并采用 2.5V 至 5V 的外部基准电压,能够提供宽输入选择范围,无需额外进行输入调节。

该器件以 2MSPS 全吞吐量运行时的功耗仅为 15mW。 吞吐量较低时,可灵活使用低功耗模式(NAP 和 PD)来降低功耗。

集成的 multiSPI 串行接口向后兼容传统 SPI 协议。 此外,该器件的可配置功能还能够简化电路板布局、时序和固件,并且以低时钟速度运行时能够获得高吞吐量,因此可轻松连接各种微控制器、数字信号处理器 (DSP) 以及现场可编程门阵列 (FPGA)。

该器件采用节省空间的 4mm × 4mm VQFN 封装,支持符合 JESD8-7A 标准的 I/O 和标准工业温度范围。

open-in-new 查找其它 精密 ADCs (<=10MSPS)
下载

技术文档

star = TI 精选相关文档
未找到结果。请清除搜索,并重试。
查看所有 13
类型 标题 下载最新的英文版本 日期
* 数据表 ADS9110 18 位、2MSPS、15mW SAR ADC,具有 multiSPI 接口 数据表 (Rev. A) 下载最新的英文版本 (Rev.B) 2015年 11月 24日
应用手册 Fully Differential Amplifiers - High Bandwidth and Faster Settling 2018年 6月 20日
应用手册 Attenuator amplifier design to maximize differential ADCs input voltage 2018年 6月 14日
应用手册 Improving Input Settling for High-Speed, High-Resolution SAR ADCs 2017年 12月 12日
应用手册 Optimizing Data Transfer on High-Resolution, High-Throughput SAR ADCs 2017年 12月 12日
应用手册 Enhanced SPI Tech Note 2017年 12月 11日
应用手册 Improving Resolution of SAR ADC 2017年 6月 14日
白皮书 Enabling Faster, Smarter and Robust Solutions for TI SAR ADCs With multiSPI 2016年 11月 8日
白皮书 Voltage-reference impact on total harmonic distortion 2016年 8月 1日
用户指南 ADS9110EVM-PDK User's Guide 2015年 10月 7日
应用手册 所选封装材料的热学和电学性质 2008年 10月 16日
应用手册 模数规格和性能特性术语表 (Rev. A) 下载最新的英文版本 (Rev.B) 2008年 10月 16日
应用手册 高速数据转换 下载英文版本 2008年 10月 16日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
ADS9110 评估模块
ADS9110EVM-PDK
document-generic 用户指南
149
说明

ADS9110 评估模块 (EVM) 性能演示套件 (PDK) 是一个用于评估 ADS9110 逐次逼近型寄存器模数转换器 (SAR ADC) 性能的平台。ADS9110EVM-PDK 包括 ADS9110 EVM 板、PHI 控制器板和随附的计算机软件,借助此软件,用户便可通过通用串行总线 (USB) 与 ADC 进行通信,并可采集数据和进行数据分析。

特性
  • 包括对 ADS9110 ADC 进行诊断测试以及精确性能评估所需的硬件和软件
  • 无需外部电源
  • 交货时随带 PHI EVM 控制器,可方便地通过 USB 2.0(或更高版本)连接至 EVM,以实现电力输送以及数字输入/输出
  • 适用于 Microsoft® Windows® 7/8/10 操作系统的易用评估软件
  • 软件套件包括用于数据采集、输出代码直方图生成和线性分析的图形工具,还具有将数据导出到文本文件以便后期处理的配置

软件开发

支持软件 下载
SBAC140A.ZIP (344998 KB)
支持软件 下载
SBAC193A.ZIP (75 KB)

设计工具和仿真

仿真模型 下载
SBAM253.TSC (285 KB) - TINA-TI Reference Design
仿真模型 下载
SBAM254.ZIP (26 KB) - TINA-TI Spice Model
仿真模型 下载
SBAM255.TSC (297 KB) - TINA-TI Reference Design
仿真模型 下载
SLAM274.ZIP (12 KB) - IBIS Model
仿真工具 下载
PSPICE® for TI design and simulation tool
PSPICE-FOR-TI — PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。 

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI 器件、了解产品系列、打开测试台并对您的设计进行仿真,从而进一步分析选定的器件。您还可对多个 TI 器件进行联合仿真,以更好地展现您的系统。

除了一个完整的预加载模型库之外,您还可以在 PSPICE-FOR-TI 工具中轻松访问 TI 器件的全新技术资料。在您确认找到适合您应用的器件后,可访问 TI store 购买产品。 

借助 PSpice for TI,您可使用合适的工具来满足您在整个设计周期(从电路探索到设计开发和验证)的仿真需求。免费获取、轻松入门。立即下载 PSpice 设计和仿真套件,开始您的设计。

入门

  1. 申请使用 PSPICE-FOR-TI 仿真器
  2. 下载并安装
  3. 观看有关仿真入门的培训
特性
  • 利用 Cadence PSpice 技术
  • 带有一套数字模型的预装库可在最坏情形下进行时序分析
  • 动态更新确保您可以使用全新的器件型号
  • 针对仿真速度进行了优化,且不会降低精度
  • 支持对多个产品进行同步分析
  • 基于 OrCAD Capture 框架,提供对业界广泛使用的原理图捕获和仿真环境的访问权限
  • 可离线使用
  • 在各种工作条件和器件容许范围内验证设计,包括
    • 自动测量和后处理
    • Monte Carlo 分析
    • 最坏情形分析
    • 热分析
仿真工具 下载
document-generic 用户指南 document-generic 下载英文版本 (Rev.A)
计算工具 下载
Analog-to-digital converter (ADC) input driver design tool supporting multiple input types
ADC-INPUT-CALC ADC-INPUT-CALC 是一种在线工具,可为设计模数转换器 (ADC) 的输入缓冲器提供支持。它提供 24 种不同的基于运算放大器的缓冲器电路,这些电路可用于驱动 ADC 输入。可用拓扑涵盖差分单端和变压器耦合输入设计。支持交流耦合和直流耦合设计以及单电源和双电源拓扑。提供两种模式:初学者模式和专家模式。在初学者模式中,设计人员先回答一系列问题,然后会看到解决方案原理图,在某些情况下,还会看到解决方案的可选版本。在专家模式下,设计人员会看到用方框图形式显示的所有 24 种可能的解决方案,只需点击所需拓扑,即可直接看到解决方案原理图。原理图附带了关键设计方面的简要说明,在某些情况下,还会链接到另一个可进一步细化组件选择的内置实用工具。
计算工具 下载
模拟工程师计算器
ANALOG-ENGINEER-CALC — 模拟工程师计算器旨在加快模拟电路设计工程师经常使用的许多重复性计算。该基于 PC 的工具提供图形界面,其中显示各种常见计算的列表(从使用反馈电阻器设置运算放大器增益到为稳定模数转换器 (ADC) 驱动器缓冲器电路选择合适的电路设计元件)。除了可用作单独的工具之外,该计算器还能够很好地与模拟工程师口袋参考书中所述的概念配合使用。
特性
  • 通过模数转换器 (ADC) 和数模转换器 (DAC) 加快电路设计
    • 噪声计算
    • 常见单位转换
  • 解决常见的放大器电路设计问题
    • 使用标准电阻器进行增益选择
    • 滤波器配置
    • 常见放大器配置的总噪声
  • 执行 PCB 寄生计算(例如 R、L 和 C)
  • 查找常见传感器的传感器输出值(例如 RTD、热电偶)
  • 解决常见无源电路问题(例如使用无源组件的分压器)

参考设计

参考设计 下载
用于高性能 DAQ 系统的 ADC 电压基准缓冲器优化参考设计
TIDA-01055 — 适用于高性能 DAQ 系统的 TIDA-01055 参考设计优化了 ADC 基准缓冲器,以提高 SNR 性能并降低功耗(使用 TI OPA837 高速运算放大器)。该器件用于复合缓冲器配置,与传统运算放大器相比,将功耗降低了 22%。具有集成缓冲器的电压基准源通常缺少在高通道数系统中实现最佳性能所需的驱动强度。该参考设计能够驱动多个 ADC 并实现 15.77 位的系统 ENOB(使用 18 位 2MSPS SAR ADC)。
document-generic 原理图 document-generic 用户指南 document-generic 下载英文版本 (Rev.A)
参考设计 下载
优化为最低失真、最低噪声、18 位、1Msps 的数据采集
TIPD115 此 TI 验证设计是一种使用 18 位 SAR ADC ADS8881 的高性能数据采集系统 (DAQ),吞吐量为 1MSPS。此设计已经过优化,可为 10 KHz 满标量程输入正弦波提供具有最低噪声和失真度的解决方案。这样可实现在总功耗低于 50mW 时,有效位数 (ENOB) 达到最大可能值。ADC 的输入驱动器使用全差动 THS4521 实现极低的失真度、噪声和较高的小信号带宽。基准缓冲器驱动器利用由 THS4281 和 OPA333 构成的复合缓冲器在最低功耗下实现所需的性能。

请参阅更多 TI 高精度设计

document-generic 原理图 document-generic 用户指南
参考设计 下载
实现最高 SNR 和采样速率的 18 位、2MSPS 隔离式数据采集参考设计
TIDA-00732 该“可实现最大 SNR 和采样率的 18 位 2Msps 隔离式数据采集参考设计”演示了如何应对隔离式数据采集系统设计中的典型性能限制挑战:
  • 通过将数字隔离器引入的传播延迟降至最低,使采样率达到最大
  • 通过有效地减轻数字隔离器引入的 ADC 采样时钟抖动,使高频交流信号链性能 (SNR) 达到最大
document-generic 原理图 document-generic 用户指南

CAD/CAE 符号

封装 引脚 下载
VQFN (RGE) 24 了解详情

订购与质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/FIT 估算
  • 材料成分
  • 认证摘要
  • 持续可靠性监测

推荐产品的参数、评估模块或参考设计可能与此 TI 产品相关

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持

视频