产品详情

Output type LVCMOS Output frequency (MHz) 200 Stability (ppm) 25 Supply voltage (V) 3.3 Operating temperature range (°C) -40 to 85 Jitter (ps) 0.5
Output type LVCMOS Output frequency (MHz) 200 Stability (ppm) 25 Supply voltage (V) 3.3 Operating temperature range (°C) -40 to 85 Jitter (ps) 0.5
QFM (SIA) 8 12.25 mm² 3.5 x 3.5
  • 超低噪声、高性能
    • 抖动:500fs RMS 典型值(在 LMK61E0M 上,fOUT > 50 MHz)
  • LMK61E0M 支持高达 200MHz 的 3.3V LVCMOS 输出
  • 总频率容差:±25ppm
  • 系统级 特性
    • 无毛刺频率裕量:与标称值相差最多 ±1000ppm
    • 内部 EEPROM:用户可配置的启动设置
  • 其他 特性
    • 器件控制:快速模式 I2C 高达 1000kHz
    • 3.3V 工作电压
    • 工业温度范围(-40ºC 至 +85ºC)
    • 7mm × 5mm 8 引脚封装
  • 默认频率:70.656MHz
  • 超低噪声、高性能
    • 抖动:500fs RMS 典型值(在 LMK61E0M 上,fOUT > 50 MHz)
  • LMK61E0M 支持高达 200MHz 的 3.3V LVCMOS 输出
  • 总频率容差:±25ppm
  • 系统级 特性
    • 无毛刺频率裕量:与标称值相差最多 ±1000ppm
    • 内部 EEPROM:用户可配置的启动设置
  • 其他 特性
    • 器件控制:快速模式 I2C 高达 1000kHz
    • 3.3V 工作电压
    • 工业温度范围(-40ºC 至 +85ºC)
    • 7mm × 5mm 8 引脚封装
  • 默认频率:70.656MHz

LMK61E0 系列超低抖动 PLLatinumTM 可编程振荡器使用分数 N 频率合成器与集成 VCO 来生成常用的参考时钟。LMK61E0M 支持 3.3V LVCMOS 输出。该器件 具有 从片上 EEPROM 自启动的功能以便产生出厂设置的默认输出频率,或者可通过 I2C 串行接口在系统中对器件寄存器和 EEPROM 设置进行完全编程。该器件通过 I2C 串行接口提供精细和粗糙的频率裕量控制,因此成为一种数控振荡器 (DCXO)。

您可以更新 PLL 反馈分频器,从而使用 12.5MHz 的 PFD(R 分频器=4,禁用倍频器)以小于 1ppb 的步进值进行无峰值或毛刺的输出频率调节以符合 xDSL 要求,或使用 100MHz 的 PFD(R 分频器=1,启用倍频器)以小于 5.2ppb 的步进值进行此调节以符合广播视频要求。频率裕量 特性 也有利于进行系统设计验证测试 (DVT),如标准合规性和系统时序裕量测试。

LMK61E0 系列超低抖动 PLLatinumTM 可编程振荡器使用分数 N 频率合成器与集成 VCO 来生成常用的参考时钟。LMK61E0M 支持 3.3V LVCMOS 输出。该器件 具有 从片上 EEPROM 自启动的功能以便产生出厂设置的默认输出频率,或者可通过 I2C 串行接口在系统中对器件寄存器和 EEPROM 设置进行完全编程。该器件通过 I2C 串行接口提供精细和粗糙的频率裕量控制,因此成为一种数控振荡器 (DCXO)。

您可以更新 PLL 反馈分频器,从而使用 12.5MHz 的 PFD(R 分频器=4,禁用倍频器)以小于 1ppb 的步进值进行无峰值或毛刺的输出频率调节以符合 xDSL 要求,或使用 100MHz 的 PFD(R 分频器=1,启用倍频器)以小于 5.2ppb 的步进值进行此调节以符合广播视频要求。频率裕量 特性 也有利于进行系统设计验证测试 (DVT),如标准合规性和系统时序裕量测试。

下载 观看带字幕的视频 视频

您可能感兴趣的相似产品

open-in-new 比较替代产品
功能与比较器件相同,但引脚排列有所不同
LMK6C 正在供货 低抖动、高性能、体声波 (BAW) 固定频率 LVCMOS 振荡器 Small package, improved performance, fixed-frequency LVCMOS oscillator with BAW technology

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 1
顶层文档 类型 标题 格式选项 下载最新的英语版本 日期
* 数据表 具有内部 EEPROM 的 LMK61E0M 超低抖动可编程振荡器 数据表 (Rev. A) PDF | HTML 英语版 (Rev.A) PDF | HTML 2017年 9月 25日

设计与开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

LMK61E0MEVM — LMK61E0M 超低抖动可编程振荡器评估模块

LMK61E0MEVM 评估模块可提供完整的评估平台,通过集成式 EEPROM 和扩展频率裕量功能来评估德州仪器 (TI) LMK61E0M 超低抖动可编程振荡器的抖动性能和可配置性。

LMK61E0MEVM 可用作抖动关键型应用的高性能时钟源,且可轻松定制用户所需的任何频率。借助板载的 USB 转 I2C 接口,可通过软件图形用户界面 (GUI) 进行器件配置,且无需外部输入或电源即可运行器件。边缘安装的 SMA 端口用于访问 LMK61E0M 的双路 LVCMOS 时钟输出,进而通过市面上出售的同轴电缆、适配器或平衡-非平衡变压器(未随附)对接至测试设备或参考板。

用户指南: PDF
TI.com 上无现货
支持软件

TICSPRO-SW TICS Pro GUI and Live Programming Tool for Clocking Devices

Texas Instruments clocks and synthesizers (TICS) pro software is used to program the evaluation modules (EVMs) for product numbers with these prefixes: CDC, LMK and LMX. These products include phase-locked loops and voltage-controlled oscillators (PLL+VCO), synthesizers and clocking devices.

支持的产品和硬件

支持的产品和硬件

下载选项
设计工具

CLOCK-TREE-ARCHITECT — 时钟树架构编程软件

时钟树架构是一款时钟树综合工具,可根据您的系统要求生成时钟树解决方案,从而帮助您简化设计流程。该工具从庞大的时钟产品数据库中提取数据,然后生成系统级多芯片时钟解决方案。
设计工具

PLLATINUMSIM-SW PLL loop filter, phase noise, lock time, and spur simulation tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

支持的产品和硬件

支持的产品和硬件

下载选项
模拟工具

PSPICE-FOR-TI — PSpice® for TI 设计和仿真工具

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。 

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
封装 引脚 CAD 符号、封装和 3D 模型
QFM (SIA) 8 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持和培训

视频