产品详细信息

Integrated VCO Yes Output frequency (Min) (MHz) 100 Output frequency (Max) (MHz) 19000 Normalized PLL phase noise (dBc/Hz) -236 Current consumption (mA) 340 1/f noise (10-kHz offset at 1-GHz carrier) (dBc/Hz) -129
Integrated VCO Yes Output frequency (Min) (MHz) 100 Output frequency (Max) (MHz) 19000 Normalized PLL phase noise (dBc/Hz) -236 Current consumption (mA) 340 1/f noise (10-kHz offset at 1-GHz carrier) (dBc/Hz) -129
VQFN (RHA) 40 36 mm² 6 x 6
  • 10MHz 至 20GHz 输出频率
  • 在 100KHz 偏频和 15GHz 载波的情况下具有 -110dBc/Hz 的相位噪声
  • 7.5GHz 时,具有 45fs rms 抖动(100Hz 至 100MHz)
  • 可编程输出功率
  • PLL 主要规格
    • 品质因数:-236dBc/Hz
    • 标称 1/f 噪声:-129dBc/Hz
    • 最高相位检测器频率
      • 400MHz 整数模式
      • 300MHz 分数模式
    • 32 位分数 N 分频器
  • 用可编程输入乘法器消除整数边界杂散
  • 跨多个设备实现输出相位同步
  • 支持具有 9ps 分辨率可编程延迟的 SYSREF
  • 用于 FMCW 应用的频率斜升和线性调频脉冲生成 能力
  • 小于 20µs VCO 校准速度
  • 3.3V 单电源运行
  • 10MHz 至 20GHz 输出频率
  • 在 100KHz 偏频和 15GHz 载波的情况下具有 -110dBc/Hz 的相位噪声
  • 7.5GHz 时,具有 45fs rms 抖动(100Hz 至 100MHz)
  • 可编程输出功率
  • PLL 主要规格
    • 品质因数:-236dBc/Hz
    • 标称 1/f 噪声:-129dBc/Hz
    • 最高相位检测器频率
      • 400MHz 整数模式
      • 300MHz 分数模式
    • 32 位分数 N 分频器
  • 用可编程输入乘法器消除整数边界杂散
  • 跨多个设备实现输出相位同步
  • 支持具有 9ps 分辨率可编程延迟的 SYSREF
  • 用于 FMCW 应用的频率斜升和线性调频脉冲生成 能力
  • 小于 20µs VCO 校准速度
  • 3.3V 单电源运行

LMX2595 高性能宽带合成器可生成 10MHz 至 20GHz 范围内的任何频率。集成加倍器用于生成 15GHz 以上的频率。品质因数为 -236dBc/Hz 的高性能 PLL 和高相位检测器频率可实现非常低的带内噪声和集成抖动。高速 N 分频器没有预分频器,从而显著减少了杂散的振幅和数量。还有一个可减轻整数边界杂散的可编程输入乘法器。

LMX2595 允许用户同步多个器件的输出,并可在 输入和输出之间确定需要延迟的情况下 应用。频率斜升发生器可在自动斜坡生成选项或手动选项中最多合成 2 段斜坡,以实现最大的灵活性。通过快速校准算法可将频率加快至 20µs 以上。LMX2595 增添了对生成或重复 SYSREF(符合 JESD204B 标准)的支持,此 SYSREF 是高速数据转换器的理想低噪声时钟源。此配置中提供了精细的延迟调节(9ps 分辨率),以解决板迹线的延迟差异。

LMX2595 中的输出驱动器在载波频率为 15GHz 时提供高达 7dBm 的输出功率。该器件采用单个 3.3V 电源供电,并具有集成的 LDO,无需板载低噪声 LDO。

LMX2595 高性能宽带合成器可生成 10MHz 至 20GHz 范围内的任何频率。集成加倍器用于生成 15GHz 以上的频率。品质因数为 -236dBc/Hz 的高性能 PLL 和高相位检测器频率可实现非常低的带内噪声和集成抖动。高速 N 分频器没有预分频器,从而显著减少了杂散的振幅和数量。还有一个可减轻整数边界杂散的可编程输入乘法器。

LMX2595 允许用户同步多个器件的输出,并可在 输入和输出之间确定需要延迟的情况下 应用。频率斜升发生器可在自动斜坡生成选项或手动选项中最多合成 2 段斜坡,以实现最大的灵活性。通过快速校准算法可将频率加快至 20µs 以上。LMX2595 增添了对生成或重复 SYSREF(符合 JESD204B 标准)的支持,此 SYSREF 是高速数据转换器的理想低噪声时钟源。此配置中提供了精细的延迟调节(9ps 分辨率),以解决板迹线的延迟差异。

LMX2595 中的输出驱动器在载波频率为 15GHz 时提供高达 7dBm 的输出功率。该器件采用单个 3.3V 电源供电,并具有集成的 LDO,无需板载低噪声 LDO。

下载

您可能感兴趣的相似产品

open-in-new 比较产品
功能与比较器件相同但引脚有所不同。
LMX2694-EP 正在供货 具有相位同步功能的增强型产品 15GHz 射频合成器 Extended temperature operation
LMX2820 正在供货 具有相位同步功能、JESD 且频率校准 <5µs 的 22.6GHz 宽带射频合成器 Higher frequency operation and additional features
功能与比较器件相似。
NEW LMX1204 预发布 支持 JESD204B/C SYSREF 和相位同步的 12.8GHz 射频缓冲器、乘法器和分频器 Up to 12.8-GHz clock buffer, multiplier and divider and five-channel JESD support

技术文档

star = 有关此产品的 TI 精选热门文档
未找到结果。请清除搜索,并重试。
查看全部 3
类型 项目标题 下载最新的英语版本 日期
* 数据表 具有相位同步功能和 JESD204B 支持的 LMX2595 20GHz 宽带 PLLATINUM™ 射频合成器 数据表 (Rev. C) PDF | HTML 下载英文版本 (Rev.C) PDF | HTML 26 Jul 2019
应用手册 简化射频合成器 VCO 校准并优化 PLL 锁定时间 (Rev. A) PDF | HTML 下载英文版本 (Rev.A) 16 Sep 2021
EVM 用户指南 LMX2595 EVM Instructions – 19-GHz Wideband Low Noise PLL With Integrated VCO (Rev. B) 26 Mar 2020

设计和开发

如需其他信息或资源,请查看下方列表,点击标题即可进入详情页面。

评估板

LMX2595EVM — 适用于具有相位同步功能且符合 JESD204B 标准的 20GHz 宽带射频合成器的评估模块

此评估模块适用于 LMX2595,它是采用集成式 VCO 的先进 PLL,可获得高达 15GHz 的基本 VCO 输出,使用加倍器后可高达 20GHz。行业内占主导地位的 PLL FOM 为 -236dBc/Hz,具有 -129dBc/Hz 的 1/f。此器件支持 JESD204B 标准(它可以生成或重复 SYSREF 信号),是测量高速数据转换器速度的理想之选。载波频率为 9GHz 时,EVM 测量装置的集成抖动小于 50fs。通过提供 SYNC 信号,用户可以跨多个 LMX2595 器件同步输出相位。LMX2595 (...)
TI.com 無法提供
评估板

XMICR-3P-LMX2595 — LMX2595 X-MWblock evaluation modules

X-MWblocks consist of RF and Microwave “Drop-In” components that can be used individually for prototyping or in production assemblies. X-MWblocks are easy to test, integrate, align, and configure to 60 GHz and beyond. No messy Sweat Soldering or Silver Epoxy processes are required. X-MWblocks are (...)

发件人: X-Microwave
应用软件和框架

PLLATINUMSIM-SW — PLLatinum™ 仿真工具

PLLATINUMSIM-SW 是一款仿真工具,允许用户创建我们 PLLatinum™ 集成电路的详细设计和仿真,其中包括 LMX 系列锁相环 (PLL) 和合成器。
应用软件和框架

TICSPRO-SW — 德州仪器 (TI) 时钟和合成器 (TICS) 专业软件

德州仪器 (TI) 时钟和合成器 (TICS) 专业软件用于对具有以下前缀的产品编号的评估模块 (EVM) 进行编程:CDC、LMK 和 LMX。这些产品包括锁相环和电压控制振荡器 (PLL+VCO)、合成器和时钟器件。
设计工具

CLOCK-TREE-ARCHITECT 时钟树架构编程软件

时钟树架构是一款时钟树综合工具,可根据您的系统要求生成时钟树解决方案,从而帮助您简化设计流程。该工具从庞大的时钟产品数据库中提取数据,然后生成系统级多芯片时钟解决方案。
封装 引脚数 下载
VQFN (RHA) 40 了解详情

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 认证摘要
  • 持续可靠性监测

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持与培训

视频