可提供此产品的更新版本

open-in-new 比较替代产品
功能与比较器件相同但引脚有所不同
LMK6P 正在供货 低抖动、高性能、体声波 (BAW) 固定频率 LVPECL 振荡器 Small package, improved performance, fixed-frequency LVPECL oscillator with BAW technology

产品详情

Features Fixed frequency Output frequency (MHz) 156.25 Output type LVPECL Stability (ppm) 50 Supply voltage (V) 3.3 Jitter (ps) 0.15 Operating temperature range (°C) -40 to 85 Rating Catalog
Features Fixed frequency Output frequency (MHz) 156.25 Output type LVPECL Stability (ppm) 50 Supply voltage (V) 3.3 Jitter (ps) 0.15 Operating temperature range (°C) -40 to 85 Rating Catalog
QFM (SIA) 6 35 mm² 7 x 5
  • 低噪声、高性能
    • 抖动:Fout > 100MHz 时的典型值为 150fs (RMS)
    • 电源抑制比 (PSRR):-60dBc,出色的电源抗扰度
  • 支持的输出格式
    • 低压正发射极耦合逻辑 (LVPECL)、低压差分信令 (LVDS) 和高速收发器逻辑 (HCSL) 高达 400MHz
  • 总频率容差为 ±50ppm (LMK60X2) 和 ±25ppm (LMK60X0)
  • 3.3V 工作电压
  • 工业温度范围(-40ºC 至 +85ºC)
  • 7mm × 5mm 6 引脚封装,与行业标准 7050 XO 封装引脚兼容
  • 低噪声、高性能
    • 抖动:Fout > 100MHz 时的典型值为 150fs (RMS)
    • 电源抑制比 (PSRR):-60dBc,出色的电源抗扰度
  • 支持的输出格式
    • 低压正发射极耦合逻辑 (LVPECL)、低压差分信令 (LVDS) 和高速收发器逻辑 (HCSL) 高达 400MHz
  • 总频率容差为 ±50ppm (LMK60X2) 和 ±25ppm (LMK60X0)
  • 3.3V 工作电压
  • 工业温度范围(-40ºC 至 +85ºC)
  • 7mm × 5mm 6 引脚封装,与行业标准 7050 XO 封装引脚兼容

LMK60EX 是一系列可生成常用参考时钟的低抖动振荡器。该器件在出厂前进行了预编程,支持任意参考时钟频率;支持的输出格式包括 LVPECL、LVDS 以及 HCSL(最高 400MHz)。内部电源调节功能提供出色的电源纹波抑制 (PSRR),降低了供电网络的成本和复杂性。该器件由单个 3.3V ± 5% 电源供电。

LMK60EX 是一系列可生成常用参考时钟的低抖动振荡器。该器件在出厂前进行了预编程,支持任意参考时钟频率;支持的输出格式包括 LVPECL、LVDS 以及 HCSL(最高 400MHz)。内部电源调节功能提供出色的电源纹波抑制 (PSRR),降低了供电网络的成本和复杂性。该器件由单个 3.3V ± 5% 电源供电。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 2
类型 标题 下载最新的英语版本 日期
* 数据表 LMK60XX 高性能低抖动振荡器 数据表 (Rev. C) PDF | HTML 英语版 (Rev.C) PDF | HTML 2017年 12月 13日
EVM 用户指南 LMK60XXEVM, LMK62XXEVM User's Guide (Rev. A) 2017年 2月 9日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

LMK60E2-156M25EVM — LMK60xx 低抖动单输出固定频率振荡器评估模块

此评估模块适用于 LMK60xx,该器件能够以预先指定的频率 (156.25MHz) 并采用预定输出配置 (LVPECL) 输出时钟。不允许也无法进行用户调节。
用户指南: PDF
TI.com 上无现货
仿真模型

LMK62XX IBIS Model

SNAM201.ZIP (24 KB) - IBIS Model
设计工具

CLOCK-TREE-ARCHITECT — 时钟树架构编程软件

时钟树架构是一款时钟树综合工具,可根据您的系统要求生成时钟树解决方案,从而帮助您简化设计流程。该工具从庞大的时钟产品数据库中提取数据,然后生成系统级多芯片时钟解决方案。
模拟工具

PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
封装 引脚 下载
QFM (SIA) 6 查看选项

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频