PLLATINUMSIM-SW — PLLatinum Sim Tool
PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.
LMK61XX 是一款超低抖动振荡器,可生成常用的基准时钟。该器件在出厂前进行了预编程,支持任何基准时钟频率;支持的输出格式包括 LVPECL(最高 1GHz)、LVDS(最高 900MHz)和 HCSL(最高 400MHz)。内部电源调节功能提供出色的电源纹波抑制 (PSRR),降低了供电网络的成本和复杂性。该器件由单个 3.3V ± 5% 电源供电。
| 类型 | 标题 | 下载最新的英语版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 数据表 | LMK61XX 高性能超低抖动振荡器 数据表 (Rev. D) | PDF | HTML | 英语版 (Rev.D) | PDF | HTML | 2018年 2月 6日 |
| EVM 用户指南 | LMK61FFEVM User's Guide (Rev. A) | 2015年 11月 20日 |
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
LMK61A2-312M50EVM 评估模块提供了一个完整平台,用于评估德州仪器 (TI) LMK61A2-312M50 超低抖动固定频率振荡器的 90fs RMS 抖动性能。
板载电源选项可以提供常见应用所需的易用性和配置灵活性。边缘安装的 SMA 端口用于访问 LMK61A2-312M50 差分时钟输出,进而通过市面上出售的同轴电缆、适配器或平衡-非平衡变压器(需单独购买)对接至测试设备或参考板。
PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.
| 封装 | 引脚 | CAD 符号、封装和 3D 模型 |
|---|---|---|
| QFM (SIA) | 6 | Ultra Librarian |
推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。
PLLatinum Sim User's Guide
PLLatinum Sim software manifest
PLLatinum Sim 1.6.9 includes the ability to manually specify points on a phase noise curve (for VCOs or other devices that do not fit the standard three-point model), and as a result the phase noise estimation for many devices which use a BAW VCO is greatly improved. Also includes a bugfix for cascading noise inputs.