返回页首

产品详细信息

参数

Integrated VCO No Output frequency (Min) (MHz) 500 Output frequency (Max) (MHz) 3100 Normalized PLL phase noise (dBc/Hz) -210 Current consumption (mA) 5 1/f noise (10-kHz offset at 1-GHz carrier) (dBc/Hz) -104 open-in-new 查找其它 RF PLL 与合成器

封装|引脚|尺寸

WQFN (RTW) 24 16 mm² 4 x 4 open-in-new 查找其它 RF PLL 与合成器

特性

  • 实现低分频系数分频的四模预分频器
    • 射频 (RF) 锁相环 (PLL):8/9/12/13 或 16/17/20/21
    • 中频 (IF) PLL:8/9 或 16/17
  • 高级 Δ-Σ 分频补偿
    • 12 位或 22 位可选分频模量
    • 最高可达四阶的可编程 Δ-Σ 调制器
  • 提升了锁定时间和编程性能
    • 执行单字写操作即可实现快速锁定/周跳减弱
    • 集成超时计数器
  • 宽工作频率范围:
    • LMX2485Q-Q1 RF PLL:500MHz 至 3.1GHz
  • 有用的 特性
    • 数字锁定检测输出
    • 硬件和软件掉电控制
    • 片上输入倍频器
    • RF 相位检测器频率最高可达 50 MHz
    • 在 2.5V 至 3.6V 电压下运行(ICC = 5.0mA)
    • LMX2485Q-Q1 采用汽车级流程制造,符合 AEC-Q100 2 级标准

应用范围

  • 移动电话和基站
  • 直接数字调制 应用
  • 卫星和有线电视调谐器
  • WLAN 标准

All trademarks are the property of their respective owners.

open-in-new 查找其它 RF PLL 与合成器

描述

LMX2485Q-Q1 是一款带有辅助性整数 N PLL 的低功耗、高性能 Δ-Σ 分数 N PLL。该器件采用 TI 高级工艺制造。

凭借 Δ-Σ 架构,低偏移频率下的分数杂波被推至回路带宽之外的更高频率。将杂波和相位噪声能量推至更高频率的能力是调制器阶数功能的直接体现。与模拟补偿不同,LMX2485Q-Q1 采用的数字反馈技术对于温度变化和晶圆制造工艺变化的抗扰度较高。LMX2485Q-Q1 Δ-Σ 调制器经编程最高可达四阶,允许设计人员根据需要选择最优调制器阶数,从而满足系统对于相位噪声、杂波和锁定时间的要求。

对 LMX2485Q-Q1 进行编程的串行数据通过三线制高速 (20MHz) MICROWIRE 接口进行传输。LMX2485Q-Q1 提供精确的频率分辨率、低杂波、快速编程以及改变频率的单字写入功能。这使其成为直接数字调制 应用的理想选择。此类应用的 N 计数器通过信息直接调制。LMX2485Q-Q1 采用 4.0mm × 4.0mm × 0.8mm 24 引脚超薄型四方扁平无引线 (WQFN) 封装。

open-in-new 查找其它 RF PLL 与合成器
下载

技术文档

star = TI 精选相关文档
未找到结果。请清除搜索,并重试。
查看所有 3
类型 标题 下载最新的英文版本 日期
* 数据表 LMX2485Q-Q1 具有 800MHz 整数 PLL 的 500MHz 至 3.1GHz 高性能 Δ-Σ 低功耗双路 PLLatinum频率合成器 数据表 (Rev. A) 下载英文版本 (Rev.A) 2016年 3月 21日
用户指南 LMX248x Evaluation Board User's Guide (Rev. B) 2018年 7月 27日
应用手册 AN-1879 Fractional N Frequency Synthesis (Rev. A) 2013年 4月 26日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

软件开发

应用软件和框架 下载
时钟设计工具 - 环路滤波器和器件配置 + 仿真
CLOCKDESIGNTOOL The Clock Design Tool software helps with part selection, loop filter design and simulation of timing device solutions. When you enter desired output frequencies and a reference frequency (optional), the tool provides TI devices to meet the specified requirements, divider values and a recommended (...)
应用软件和框架 下载
德州仪器 (TI) PLLatinum 仿真工具
PLLATINUMSIM-SW 利用 PLLatinum Simulator Tool,可进行德州仪器 (TI) LMX 系列的 PLL 和合成器详细设计和仿真。
特性
  • 基于电流、成本、相位噪声和封装的器件选择
  • 针对无源和有源滤波器的滤波器设计(高达 4 级)
  • 相位噪声仿真,包括 PLL、分数引擎、VCO、输入、分频器和环路滤波器
  • 杂散仿真,包括相位检测器和分数。
  • 锁定时间仿真,包括 VCO 数字校准时间
  • 详细波特图仿真
应用软件和框架 下载
德州仪器 (TI) 时钟和合成器 (TICS) Pro 软件
TICSPRO-SW TICS 专业版软件用于对 CDC、LMK 和 LMX 的 EVM 进行编程。这些器件包含 PLL+VCO、合成器和时钟器件。
特性
  • 通过 USB2ANY 或板载 USB 接口对 EVM 进行编程。
  • 导出编程配置以在终端应用中使用。
IDE、配置、编译器或调试器 下载
CodeLoader 器件寄存器编程
CODELOADER The CodeLoader 4 software is used to program the LMX PLLs and LMK timing devices through either the USB or line print terminal (LPT) port of a computer. This software also provides information on how to program the device by showing the bits that are actually sent.


Which software do I use?

Product

Loop (...)

设计工具和仿真

设计工具 下载
Clock tree architect programming software
CLOCK-TREE-ARCHITECT 时钟树架构是一款时钟树综合工具,可根据您的系统要求生成时钟树解决方案,从而帮助您简化设计流程。该工具从庞大的时钟产品数据库中提取数据,然后生成系统级多芯片时钟解决方案。
特性
  • 接受客户特定的设计要求,如输入频率、输出频率、时钟格式和时钟计数
  • 在生成时钟树时考虑各种高级规范,如本底噪声和相位确定性要求
  • 提供清晰且直观的方框图
  • 评估每个产品和系统的关键性能指标(面积、价格、抖动和功率)
  • 生成设计报告(带有指向数据表、培训材料和软件工具的快速链接),以供将来参考

CAD/CAE 符号

封装 引脚 下载
WQFN (RTW) 24 了解详情

订购与质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/FIT 估算
  • 材料成分
  • 认证摘要
  • 持续可靠性监测

推荐产品的参数、评估模块或参考设计可能与此 TI 产品相关

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持

视频