LMK04832EVM
LMK04832 JESD204B 时钟抖动清除器/时钟发生器/分配评估模块
LMK04832EVM
概述
LMK04832 评估模块 (EVM) 支持使用测试设备或其他评估板对 LMK04832 进行评估,从而验证用于特定应用的块或系统要求。
LMK04832EVM 预装了用于双环路运行的 122.88MHz VCXO。如果需要不同的 VCXO 频率或需要用于性能评估的特定 VCXO,则可以替换 VCXO。
该 EVM 可重新配置为单环路运行或时钟分频器/延迟/扇出配置。LMK04832 是一款多功能器件,而 LMK04832EVM 可用于对多种配置下的 LMK04832 进行评估。
特性
- 可提供高达三路时钟输入来支持 PLL1 运行,并提供高达四路时钟输入来支持 PLL2 运行
- OSCout 端口提供缓冲 OSCin 输出;如果使用,则减少一路时钟输入
- 来自内部 VCO、外部 VCO 或时钟输入的 14 路时钟输出,外加一路缓冲 OSCin 输出
- CLKin0 或 SYNC 引脚上的 SYNC 输入可实现多器件同步
- LMK04832EVM
- USB2ANY
时钟抖动清除器
开始使用
- 订购 LMK04832EVM
- 下载并安装 TICSPRO-SW 和 PLLATINUMSIM-SW
- 阅读 LMK04832EVM 用户指南
- 在 TICSPRO-SW 上配置寄存器并在 PLLATINUMSIM-SW 上仿真性能
立即订购并开发
评估板
LMK04832EVM — LMK04832 JESD204B 时钟抖动清除器/时钟发生器/分配评估模块
LMK04832EVM — LMK04832 JESD204B 时钟抖动清除器/时钟发生器/分配评估模块
支持软件
TICSPRO-SW — TICS Pro GUI and Live Programming Tool for Clocking Devices
支持的产品和硬件
产品
射频 PLL 和合成器
振荡器
时钟发生器
时钟抖动清除器
时钟缓冲器
时钟网络同步器
硬件开发
评估板
TICSPRO-SW — TICS Pro GUI and Live Programming Tool for Clocking Devices
TICS Pro 1.7.7.6 installer binary for Windows operating system
产品
射频 PLL 和合成器
振荡器
时钟发生器
时钟抖动清除器
时钟缓冲器
时钟网络同步器
硬件开发
评估板
文档
TICS Pro 1.7.7.6 Software Manifest
TICS Pro 1.7.7.6 Release Notes
发布信息
Added Features
LMK5Bxxyyy, LMK5Cxxyyy
- Warnings and errors improved, particularly corrective suggestions
- REFx_FREQ=0 automatically disables DPLL reference input selection for that input
- Input validation enabled and disabled by start page settings, including 1PPS
- APLL reference selection moved to Step 5, just before clock output definition
- Quick-set multiple outputs to the same settings on frequency planner
- BAW VCO allows some ppm deviation
- Force SYSREF option on OUT0/1
- Expose DPLLx_LCK_TIMER field
- Match LMK05318B EEPROM page design
- .EPR export option
- EEPROM SRAM programming generation support
- For complete changelist, see release notes
LMK3H0102
- Configuration search tool
- Wizard: voltage selection option
Bug Fixes
- LMK04832-SP, LMK04832-SEP, LMK04714-Q1, LMK04368-EP - PD_FIN0 corrected to FIN0_PD
- LMK3H0102 - Several wizard bugfixes
Known Issues
- LMK5C33216 - When cascading from VCO3 to DPLL input, the divide value must manually be entered into DPLLx_REF5_RDIV as ( VCO3 output frequency / DPLLx TDC frequency )
- LMK05318 - In some cases, it is necessary to press "Calculate Frequency Plan" twice for correct VCO2 frequency. This issue is resolved in LMK05318B GUI.
- Burst mode page looping requires long delays to halt, and halting may crash the GUI. If possible, do not loop in burst mode.
- User Controls page can sometimes become desynchronized from Raw Registers and other pages. Refer to Raw Registers or other pages for correct values. Saving/Loading and Import/Export of register data is unaffected, and register data will still be written to and read from connected devices correctly.
设计工具
PLLATINUMSIM-SW — PLL 环路滤波器、相位噪声、锁定时间和杂散模拟工具
支持的产品和硬件
产品
射频 PLL 和合成器
振荡器
时钟发生器
时钟抖动清除器
时钟缓冲器
硬件开发
评估板
PLLATINUMSIM-SW — PLL 环路滤波器、相位噪声、锁定时间和杂散模拟工具
产品
射频 PLL 和合成器
振荡器
时钟发生器
时钟抖动清除器
时钟缓冲器
硬件开发
评估板
发布信息
Added cascaded phase noise analysis
新增功能
- Added cascaded phase noise analysis
设计文件
技术文档
=
TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 2
| 顶层文档 | 类型 | 标题 | 格式选项 | 下载最新的英语版本 | 日期 | |
|---|---|---|---|---|---|---|
| * | EVM 用户指南 | LMK04832EVM User’s Guide (Rev. A) | 2017-12-21 | |||
| 证书 | LMK04832EVM EU Declaration of Conformity (DoC) | 2019-1-2 |