产品详情

Frequency (max) (MHz) 28000 Frequency (min) (MHz) 5 Normalized PLL phase noise (dBc/Hz) -236 1/f noise (10-kHz offset at 1-GHz carrier) (dBc/Hz) -129 Features Phase synchronization, Programmable output power, SYSREF support (Compliant to JESD204B standard), Space grade Current consumption (mA) 360 Integrated VCO Yes Operating temperature range (°C) 25 to 25 Rating Space Lock time (µs) (typ) (s) Loop BW dependent
Frequency (max) (MHz) 28000 Frequency (min) (MHz) 5 Normalized PLL phase noise (dBc/Hz) -236 1/f noise (10-kHz offset at 1-GHz carrier) (dBc/Hz) -129 Features Phase synchronization, Programmable output power, SYSREF support (Compliant to JESD204B standard), Space grade Current consumption (mA) 360 Integrated VCO Yes Operating temperature range (°C) 25 to 25 Rating Space Lock time (µs) (typ) (s) Loop BW dependent
HTQFP (PAP) 64 144 mm² 12 x 12
  • SMD 5962R2321001PXE
    • 电离辐射总剂量 100Krad(无 ELDRS)
    • 单粒子闩锁 (SEL) 抗扰度高达 75MeV-cm2/mg
    • 单粒子功能中断 (SEFI) 抗扰度高达 75MeV-cm2/mg
  • 宽带频率合成器:5MHz 至 28GHz 输出频率
  • 在 100KHz 偏移和 24GHz 载波下具有 -101dBc/Hz 的相位噪声
  • 在 24GHz 时,具有 60fs RMS 抖动(1kHz 至 300MHz)
  • 可编程输出功率
  • PLL 主要规格:
    • 品质因数:–236dBc/Hz
    • 归一化 1/f 噪声:–129dBc/Hz
    • 相位检测器频率高达 200MHz
  • 跨多个器件实现输出相位同步
  • 适用于 RFoutA 和 RFoutB 的独立静音引脚,静音/取消静音时间为 200ns
  • 支持具有 9ps 分辨率可编程延迟的 SYSREF
  • 3.3V 单电源运行
  • 引脚模式:整数 PLL 模式下的引脚可配置 N 分频器和输出分频器
  • 10 x 10mm² 64 引线 QFP 封装
  • 工作温度范围:-55°C 至 +125°C
  • 由 PLLatinum™ 仿真器设计工具提供支持
  • SMD 5962R2321001PXE
    • 电离辐射总剂量 100Krad(无 ELDRS)
    • 单粒子闩锁 (SEL) 抗扰度高达 75MeV-cm2/mg
    • 单粒子功能中断 (SEFI) 抗扰度高达 75MeV-cm2/mg
  • 宽带频率合成器:5MHz 至 28GHz 输出频率
  • 在 100KHz 偏移和 24GHz 载波下具有 -101dBc/Hz 的相位噪声
  • 在 24GHz 时,具有 60fs RMS 抖动(1kHz 至 300MHz)
  • 可编程输出功率
  • PLL 主要规格:
    • 品质因数:–236dBc/Hz
    • 归一化 1/f 噪声:–129dBc/Hz
    • 相位检测器频率高达 200MHz
  • 跨多个器件实现输出相位同步
  • 适用于 RFoutA 和 RFoutB 的独立静音引脚,静音/取消静音时间为 200ns
  • 支持具有 9ps 分辨率可编程延迟的 SYSREF
  • 3.3V 单电源运行
  • 引脚模式:整数 PLL 模式下的引脚可配置 N 分频器和输出分频器
  • 10 x 10mm² 64 引线 QFP 封装
  • 工作温度范围:-55°C 至 +125°C
  • 由 PLLatinum™ 仿真器设计工具提供支持

LMX2624-SP 是一款具有集成式压控振荡器 (VCO) 和稳压器的高性能宽带锁相环 (PLL),可输出从 5MHz 至 28GHz 的任何频率。此器件上的 VCO 涵盖了整个倍频区间,因而频率覆盖度可完全低至 5MHz。品质因数为 -236dBc/Hz 的高性能 PLL 和高相位检测器频率可实现非常低的带内噪声和集成抖动。

LMX2624-SP 让用户可以同步多个器件实例的输出。这意味着我们可从各种用例下的器件中获得确定性相位,包括采用分数引擎或启用输出分频器的用例。该器件还支持生成或重复 SYSREF(符合 JESD204B 标准),因此适合用作高速数据转换器的低噪声时钟源。

该器件采用德州仪器 (TI) 先进的 BiCMOS 工艺制造,可提供 64 引线 QFP 塑料封装。

LMX2624-SP 是一款具有集成式压控振荡器 (VCO) 和稳压器的高性能宽带锁相环 (PLL),可输出从 5MHz 至 28GHz 的任何频率。此器件上的 VCO 涵盖了整个倍频区间,因而频率覆盖度可完全低至 5MHz。品质因数为 -236dBc/Hz 的高性能 PLL 和高相位检测器频率可实现非常低的带内噪声和集成抖动。

LMX2624-SP 让用户可以同步多个器件实例的输出。这意味着我们可从各种用例下的器件中获得确定性相位,包括采用分数引擎或启用输出分频器的用例。该器件还支持生成或重复 SYSREF(符合 JESD204B 标准),因此适合用作高速数据转换器的低噪声时钟源。

该器件采用德州仪器 (TI) 先进的 BiCMOS 工艺制造,可提供 64 引线 QFP 塑料封装。

下载 观看带字幕的视频 视频

您可能感兴趣的相似产品

open-in-new 比较替代产品
功能与比较器件相似
LMK04832-SP 正在供货 耐辐射加固保障 (RHA)、超低噪声、3.2GHz、15 路输出时钟抖动清除器 Jitter cleaner to provide clock to the synthesizer.
LMX1906-SP 正在供货 具有 SYSREF 和 FPGA 时钟的耐辐射加固保障 (RHA) 15GHz 缓冲器、倍频器和分频器 RF buffer to fan out the clock from the synthesizer.
LMX2615-SP 正在供货 具有相位同步功能和 JESD204B 支持的航天级 40MHz 至 15GHz 宽带合成器 New variant with 28GHz max output frequency.

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 4
顶层文档 类型 标题 格式选项 下载最新的英语版本 日期
* 数据表 LMX2624-SP 具有相位同步功能且支持 JESD204B/C 标准的 5MHz 至 28GHz 宽带合成器 数据表 PDF | HTML 英语版 PDF | HTML 2024年 12月 19日
应用简报 LMX2615 和 LMX2624 的 Allan 偏差测量数据 PDF | HTML 英语版 2025年 8月 28日
应用简报 LMX2624 中的全辅助 PDF | HTML 英语版 2025年 8月 20日
选择指南 TI Space Products (Rev. K) 2025年 4月 4日

设计与开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

LMX2624SPEVM — LMX2624-SP evaluation module

LMX2624-SP evaluation module (EVM) is used to evaluate the performance of the LMX2624-SP device. This device is a space grade RF synthesizer in 10mm x 10mm 64-pin plastic package. LMX2624-SP is able to generate continuous wave signal up to 26GHz. This EVM provides a hardware interface to enable (...)

用户指南: PDF | HTML
英语版 (Rev.A): PDF | HTML
TI.com 上无现货
支持软件

TICSPRO-SW TICS Pro GUI and Live Programming Tool for Clocking Devices

Texas Instruments clocks and synthesizers (TICS) pro software is used to program the evaluation modules (EVMs) for product numbers with these prefixes: CDC, LMK and LMX. These products include phase-locked loops and voltage-controlled oscillators (PLL+VCO), synthesizers and clocking devices.

支持的产品和硬件

支持的产品和硬件

下载选项
设计工具

CLOCK-TREE-ARCHITECT — 时钟树架构编程软件

时钟树架构是一款时钟树综合工具,可根据您的系统要求生成时钟树解决方案,从而帮助您简化设计流程。该工具从庞大的时钟产品数据库中提取数据,然后生成系统级多芯片时钟解决方案。
设计工具

PLLATINUMSIM-SW PLL loop filter, phase noise, lock time, and spur simulation tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

支持的产品和硬件

支持的产品和硬件

下载选项
封装 引脚 CAD 符号、封装和 3D 模型
HTQFP (PAP) 64 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持和培训

视频