产品详细信息

Arm CPU 1 Arm Cortex-A15 Arm MHz (Max.) 600 Co-processor(s) 2 Dual Arm Cortex-M4 CPU 32-bit Graphics acceleration 1 2D, 1 3D Display type 1 HDMI, 2 LCD Protocols Ethernet, ICSS, Profibus Ethernet MAC 1-Port 10/100/1000, 2-Port 1Gb switch PCIe 2 PCIe Gen 2 Hardware accelerators 1 Image Video Accelerator, 2 Viterbi Decoder, 1 Audio Tracking Logic Features Multimedia Operating system Android, Linux, RTOS Security Cryptography, Debug security, Device identity, Isolation firewalls, Secure boot, Secure storage & programming, Software IP protection Rating Automotive Operating temperature range (C) -40 to 125
Arm CPU 1 Arm Cortex-A15 Arm MHz (Max.) 600 Co-processor(s) 2 Dual Arm Cortex-M4 CPU 32-bit Graphics acceleration 1 2D, 1 3D Display type 1 HDMI, 2 LCD Protocols Ethernet, ICSS, Profibus Ethernet MAC 1-Port 10/100/1000, 2-Port 1Gb switch PCIe 2 PCIe Gen 2 Hardware accelerators 1 Image Video Accelerator, 2 Viterbi Decoder, 1 Audio Tracking Logic Features Multimedia Operating system Android, Linux, RTOS Security Cryptography, Debug security, Device identity, Isolation firewalls, Secure boot, Secure storage & programming, Software IP protection Rating Automotive Operating temperature range (C) -40 to 125
  • 专为信息娱乐应用设计的 架构
  • 支持视频、图像和图形处理
    • 全高清视频(1920 × 1080p,60fps)
    • 多个视频输入和视频输出
    • 2D 和 3D 图形
  • Arm® Cortex®-A15 微处理器子系统
  • C66x 浮点 VLIW DSP
    • 目标代码与 C67x 和 C64x+ 完全兼容
    • 每周期最多 32 次 16 x 16 位定点乘法
  • 片上 L3 RAM 高达 512KB
  • 3 级 (L3) 和 4 级 (L4) 互连
  • DDR3/DDR3L 存储器接口 (EMIF) 模块
    • 最高支持 DDR-1333 (667MHz)
    • 高达 2GB 的单芯片选择
  • 双核 Arm® Cortex®-M4 图像处理单元 (IPU)
  • IVA-HD 子系统
  • 显示子系统
    • 带有 DMA 引擎和多达三条管线的显示控制器
    • HDMI™编码器:兼容 HDMI 1.4a 和 DVI 1.0
  • 2D 图形加速器 (BB2D) 子系统
    • Vivante®GC320 内核
  • 视频处理引擎 (VPE)
  • 单核 PowerVR™SGX544 3D GPU
  • 一个视频输入端口 (VIP) 模块
    • 支持多达四个复用输入端口
  • 通用存储器控制器 (GPMC)
  • 增强型直接存储器存取 (EDMA) 控制器
  • 2 端口千兆以太网 (GMAC)
    • 多达两个外部端口
  • 16 个 32 位通用计时器
  • 32 位 MPU 看门狗计时器
  • 六个高速内部集成电路 (I2C) 端口
  • HDQ™/单线®接口
  • 10 个可配置 UART/IrDA/CIR 模块
  • 4 个多通道串行外设接口 (McSPI)
  • 四路 SPI 接口 (QSPI)
  • 媒体本地总线子系统 (MLBSS)
  • 8 个多通道音频串行端口 (McASP) 模块
  • 超高速 USB 3.0 双重角色器件
  • 高速 USB 2.0 双重角色器件
  • 高速 USB 2.0 On-The-Go
  • 四个多媒体卡/安全数字/安全数字输入输出接口 (MMC™/SD®/SDIO)
  • PCI Express®3.0 子系统,带两个 5Gbps 通道
    • 一个与第 2 代兼容的双通道端口
    • 或两个与第 2 代兼容的单通道端口
  • 双控制器局域网 (DCAN) 模块
    • CAN 2.0B 协议
  • MIPI®CSI-2 摄像头串行接口
  • 多达 186 个通用 I/O (GPIO) 引脚
  • 器件安全 特性
    • 硬件加密加速器和 DMA
    • 防火墙
    • JTAG 锁定
    • 安全密钥
    • 安全 ROM 和引导
    • 客户可编程的秘钥
  • 电源、复位和时钟管理
  • 支持 CTool 技术的片上调试
  • 28nm CMOS 技术
  • 17mm × 17mm、0.65mm 间距、538 引脚 BGA (CBD)
  • 专为信息娱乐应用设计的 架构
  • 支持视频、图像和图形处理
    • 全高清视频(1920 × 1080p,60fps)
    • 多个视频输入和视频输出
    • 2D 和 3D 图形
  • Arm® Cortex®-A15 微处理器子系统
  • C66x 浮点 VLIW DSP
    • 目标代码与 C67x 和 C64x+ 完全兼容
    • 每周期最多 32 次 16 x 16 位定点乘法
  • 片上 L3 RAM 高达 512KB
  • 3 级 (L3) 和 4 级 (L4) 互连
  • DDR3/DDR3L 存储器接口 (EMIF) 模块
    • 最高支持 DDR-1333 (667MHz)
    • 高达 2GB 的单芯片选择
  • 双核 Arm® Cortex®-M4 图像处理单元 (IPU)
  • IVA-HD 子系统
  • 显示子系统
    • 带有 DMA 引擎和多达三条管线的显示控制器
    • HDMI™编码器:兼容 HDMI 1.4a 和 DVI 1.0
  • 2D 图形加速器 (BB2D) 子系统
    • Vivante®GC320 内核
  • 视频处理引擎 (VPE)
  • 单核 PowerVR™SGX544 3D GPU
  • 一个视频输入端口 (VIP) 模块
    • 支持多达四个复用输入端口
  • 通用存储器控制器 (GPMC)
  • 增强型直接存储器存取 (EDMA) 控制器
  • 2 端口千兆以太网 (GMAC)
    • 多达两个外部端口
  • 16 个 32 位通用计时器
  • 32 位 MPU 看门狗计时器
  • 六个高速内部集成电路 (I2C) 端口
  • HDQ™/单线®接口
  • 10 个可配置 UART/IrDA/CIR 模块
  • 4 个多通道串行外设接口 (McSPI)
  • 四路 SPI 接口 (QSPI)
  • 媒体本地总线子系统 (MLBSS)
  • 8 个多通道音频串行端口 (McASP) 模块
  • 超高速 USB 3.0 双重角色器件
  • 高速 USB 2.0 双重角色器件
  • 高速 USB 2.0 On-The-Go
  • 四个多媒体卡/安全数字/安全数字输入输出接口 (MMC™/SD®/SDIO)
  • PCI Express®3.0 子系统,带两个 5Gbps 通道
    • 一个与第 2 代兼容的双通道端口
    • 或两个与第 2 代兼容的单通道端口
  • 双控制器局域网 (DCAN) 模块
    • CAN 2.0B 协议
  • MIPI®CSI-2 摄像头串行接口
  • 多达 186 个通用 I/O (GPIO) 引脚
  • 器件安全 特性
    • 硬件加密加速器和 DMA
    • 防火墙
    • JTAG 锁定
    • 安全密钥
    • 安全 ROM 和引导
    • 客户可编程的秘钥
  • 电源、复位和时钟管理
  • 支持 CTool 技术的片上调试
  • 28nm CMOS 技术
  • 17mm × 17mm、0.65mm 间距、538 引脚 BGA (CBD)

DRA71x 处理器采用 538 焊球、17mm × 17mm、0.65mm 焊球间距(0.8mm 间距规则可用于信号)球栅阵列 (BGA) 封装(采用了 Via Channel™ 阵列 (VCA) 技术)。

此架构旨在通过具有成本效益的解决方案,为汽车应用提供高性能并发性 , 从而实现 DRA75x(“Jacinto 6 EP”和“Jacinto 6 Ex”)、DRA74x“Jacinto 6”和 DRA72x“Jacinto 6 Eco”信息娱乐处理器系列的全面可扩展性,包括图像、语音、HMI、多媒体和智能手机投影模式功能。

可编程性通过具有 Arm Neon™扩展的单核 Arm Cortex-A15 RISC CPU 和 TI C66x VLIW 浮点 DSP 内核实现。借助 Arm 处理器,开发人员能够将控制函数与在 DSP 和协处理器上编程的其他算法分离开来,从而降低系统软件的复杂性。

此外,TI 提供了一整套针对 Arm 和 DSP 的开发工具,其中包括 C 语言编译器和一个可查看源代码执行情况的调试界面。

每个器件都具有加密加速特性。HS(高安全性)器件上还提供支持的所有其他安全 特性,包括安全引导支持、调试安全性和可信执行环境支持。有关 HS 器件的更多信息,请联系您的 TI 代表。

DRA71x Jacinto 6 Entry 处理器系列器件符合 AEC-Q100 标准。

该器件 采用 简化的电源轨映射,这使得低成本电源管理集成电路 (PMIC) 解决方案得以实现。

The DRA71x processor is offered in a 538-ball, 17×17-mm, 0.65-mm ball pitch (0.8mm spacing rules can be used on signals) with Via Channel™ Array (VCA) technology, ball grid array (BGA) package.

The architecture is designed to deliver high-performance concurrencies for automotive applications in a cost-effective solution, providing full scalability from the DRA75x ("Jacinto 6 EP" and "Jacinto 6 Ex"), DRA74x "Jacinto 6" and DRA72x "Jacinto 6 Eco" family of infotainment processors, including graphics, voice, HMI, multimedia and smartphone projection mode capabilities.

Programmability is provided by a single-core Arm Cortex-A15 RISC CPU with Neon extensions and a TI C66x VLIW floating-point DSP core. The Arm processor lets developers keep control functions separate from other algorithms programmed on the DSP and coprocessors, thus reducing the complexity of the system software.

Additionally, TI provides a complete set of development tools for the Arm, and DSP, including C compilers and a debugging interface for visibility into source code execution.

Cryptographic acceleration is available in all devices. All other supported security features, including support for secure boot, debug security and support for trusted execution environment are available on High-Security (HS) devices. For more information about HS devices, contact your TI representative.

The DRA71x Jacinto 6 Entry processor family is qualified according to the AEC-Q100 standard.

The device features are simplified power supply rail mapping which enables lower cost PMIC solutions.

DRA71x 处理器采用 538 焊球、17mm × 17mm、0.65mm 焊球间距(0.8mm 间距规则可用于信号)球栅阵列 (BGA) 封装(采用了 Via Channel™ 阵列 (VCA) 技术)。

此架构旨在通过具有成本效益的解决方案,为汽车应用提供高性能并发性 , 从而实现 DRA75x(“Jacinto 6 EP”和“Jacinto 6 Ex”)、DRA74x“Jacinto 6”和 DRA72x“Jacinto 6 Eco”信息娱乐处理器系列的全面可扩展性,包括图像、语音、HMI、多媒体和智能手机投影模式功能。

可编程性通过具有 Arm Neon™扩展的单核 Arm Cortex-A15 RISC CPU 和 TI C66x VLIW 浮点 DSP 内核实现。借助 Arm 处理器,开发人员能够将控制函数与在 DSP 和协处理器上编程的其他算法分离开来,从而降低系统软件的复杂性。

此外,TI 提供了一整套针对 Arm 和 DSP 的开发工具,其中包括 C 语言编译器和一个可查看源代码执行情况的调试界面。

每个器件都具有加密加速特性。HS(高安全性)器件上还提供支持的所有其他安全 特性,包括安全引导支持、调试安全性和可信执行环境支持。有关 HS 器件的更多信息,请联系您的 TI 代表。

DRA71x Jacinto 6 Entry 处理器系列器件符合 AEC-Q100 标准。

该器件 采用 简化的电源轨映射,这使得低成本电源管理集成电路 (PMIC) 解决方案得以实现。

The DRA71x processor is offered in a 538-ball, 17×17-mm, 0.65-mm ball pitch (0.8mm spacing rules can be used on signals) with Via Channel™ Array (VCA) technology, ball grid array (BGA) package.

The architecture is designed to deliver high-performance concurrencies for automotive applications in a cost-effective solution, providing full scalability from the DRA75x ("Jacinto 6 EP" and "Jacinto 6 Ex"), DRA74x "Jacinto 6" and DRA72x "Jacinto 6 Eco" family of infotainment processors, including graphics, voice, HMI, multimedia and smartphone projection mode capabilities.

Programmability is provided by a single-core Arm Cortex-A15 RISC CPU with Neon extensions and a TI C66x VLIW floating-point DSP core. The Arm processor lets developers keep control functions separate from other algorithms programmed on the DSP and coprocessors, thus reducing the complexity of the system software.

Additionally, TI provides a complete set of development tools for the Arm, and DSP, including C compilers and a debugging interface for visibility into source code execution.

Cryptographic acceleration is available in all devices. All other supported security features, including support for secure boot, debug security and support for trusted execution environment are available on High-Security (HS) devices. For more information about HS devices, contact your TI representative.

The DRA71x Jacinto 6 Entry processor family is qualified according to the AEC-Q100 standard.

The device features are simplified power supply rail mapping which enables lower cost PMIC solutions.

下载

More Information

Experimental samples are available  Request Now

技术文档

star = 有关此产品的 TI 精选热门文档
未找到结果。请清除搜索,并重试。
查看全部 47
类型 项目标题 下载最新的英语版本 日期
* 数据表 DRA71x 信息娱乐 应用 处理器 数据表 (Rev. F) PDF | HTML 下载最新的英文版本 (Rev.G) PDF | HTML 15 Aug 2019
* 勘误表 DRA72x and DRA71x SoC for Automotive Infortainment Silicon Errata (Rev. E) PDF | HTML 15 Feb 2021
应用手册 Jacinto6 SoC 上 VISION SDK 和 PSDKLA 之间的 IVA-HD 共 享 PDF | HTML 下载英文版本 PDF | HTML 18 Nov 2021
应用手册 在 Jacinot6 SOC 上集成 VISION SDK 和 PSDK 之间的虚拟 DRM PDF | HTML 下载英文版本 PDF | HTML 13 Oct 2021
白皮书 Jump Start Upgrading Your Digital Cluster Design with Jacinto 6 Platform (Rev. A) 17 Aug 2020
应用手册 AM57x, DRA7x, and TDA2x EMIF Tools (Rev. E) 06 Jan 2020
应用手册 Integrating New Cameras With Video Input Port on DRA7xx SoCs PDF | HTML 11 Jun 2019
用户指南 DRA71x and DRA72x Technical Reference Manual (Rev. D) 21 May 2019
EVM 用户指南 DRA71x EVM CPU Board User's Guide (Rev. B) 11 Mar 2019
应用手册 Achieving Early CAN Response on DRA7xx Devices 28 Nov 2018
应用手册 DRA74x_75x/DRA72x Performance (Rev. A) 31 Oct 2018
应用手册 Audio Post Processing Engine on DRA7x Family of Devices 14 Sep 2018
应用手册 The Implementation of YUV422 Output for SRV 02 Aug 2018
应用手册 MMC DLL Tuning (Rev. B) 31 Jul 2018
应用手册 Integrating AUTOSAR on TI SoC: Fundamentals 18 Jun 2018
应用手册 ECC/EDC on TDAxx (Rev. B) 13 Jun 2018
应用手册 Tools and Techniques to Root Case Failures in Video Capture Subsystem 12 Jun 2018
应用手册 Sharing VPE Between VISIONSDK and PSDKLA 04 May 2018
白皮书 使用 JacintoTM 6 平台迅速开始升级您的数字仪表设计 下载最新的英文版本 (Rev.A) 08 Mar 2018
应用手册 Android Boot Optimization for IVI Systems (Rev. A) 13 Feb 2018
应用手册 Using Peripheral Boot and DFU for Rapid Development on Jacinto 6 Devices (Rev. A) 30 Nov 2017
应用手册 Jacinto6 Spread Spectrum Clocking Configuration (Rev. A) 27 Nov 2017
应用手册 Optimizing DRA7xx and TDA2xx Processors for use with Video Display SERDES (Rev. B) 07 Nov 2017
应用手册 A Guide to Debugging With CCS on the DRA75x, DRA74x, TDA2x and TDA3x Family of D (Rev. B) 03 Nov 2017
用户指南 DRA71x Cost Effective Automotive Reference Design 01 Nov 2017
应用手册 Robust RVC Appnote 13 Sep 2017
应用手册 Optimization of GPU-Based Surround View on TI’s TDA2x SoC 12 Sep 2017
应用手册 Using DSS Write-Back Pipeline for RGB-to-YUV Conversion on DRA7xx Devices 14 Aug 2017
应用手册 Software Guidelines to EMIF/DDR3 Configuration on DRA7xx Devices 12 Jul 2017
应用手册 Linux Boot Time Optimizations on DRA7xx Devices 31 Mar 2017
应用手册 Interfacing DRA75x and DRA74x Audio to Analog Codecs (Rev. A) 17 Feb 2017
应用手册 Early Splash Screen on DRA7x Devices 31 Jan 2017
应用手册 Quality of Service (QoS) Knobs for DRA74x, DRA75x & TDA2x Family of Devices (Rev. A) 15 Dec 2016
应用手册 Gstreamer Migration Guidelines 26 Apr 2016
用户指南 Jacinto6 Android Video Encoder 21 Apr 2016
用户指南 Jacinto6 Android Video Software Design Specification User's Guide 21 Apr 2016
应用手册 Flashing Binaries to DRA7xx Factory Boards Using DFU 14 Apr 2016
应用手册 Tools and Techniques for Audio Debugging 13 Apr 2016
应用手册 Debugging Tools and Techniques With IPC3.x 30 Mar 2016
应用手册 Modifying Memory Usage for IPUMM Apps Loaded Using IPC 3.x for DRA7xx (Rev. A) 15 Jan 2016
技术文章 Difficult to see. Always in motion is the future 04 Jan 2016
技术文章 Announcing the new entry-level Sitara processor 09 Dec 2015
技术文章 Automotive Surround View Technology trends 31 Aug 2015
技术文章 Where are DSPs used? What makes them so good at math? How do they work with Open APIs? 06 Aug 2015
白皮书 Informational ADAS as Software Upgrade to Today’s Infotainment Systems 14 Oct 2014
应用手册 Guide to fix Perf Issues Using QoS Knobs for DRA74x, DRA75x, TDA2x & TD3x Device 13 Aug 2014
白皮书 Today’s high-end infotainment soon becoming mainstream 02 Jun 2014

设计和开发

如需其他信息或资源,请查看下方列表,点击标题即可进入详情页面。

评估板

DRA71XEVM — DRA71x 评估模块

Jacinto™ DRA71x 评估模块 (EVM) 是一个评估平台,旨在加快诸如信息娱乐、可重新配置的数字化群集或集成式数字化驾驶舱等应用的开发速度,并缩短其上市时间。为了在 Jacinto DRA71x 信息娱乐 SoC 之间实现扩展和重复使用,该 EVM的构建 基于采用异构可扩展架构的 Jacinto DRA718 SoC ,该架构包含以下组合:

  • ARM® Cortex®-A15 内核
  • 两个 ARM Cortex-M4 处理子系统
  • 一个 C66x 数字信号处理器 (DSP)
  • 2D 和 3D 图形处理单元,包括 Imagination Technologies 的 POWERVR™ SGX544
  • (...)
IDE、配置、编译器或调试器

CCSTUDIO Code Composer Studio 集成式开发环境 (IDE)

Code Composer Studio؜™ software is an integrated development environment (IDE) that supports TI's microcontroller (MCU) and embedded processor portfolios. Code Composer Studio software comprises a suite of tools used to develop and debug embedded applications. The software includes an (...)
支持的产品和硬件

支持的产品和硬件

此设计资源支持这些类别中的大部分产品。

查看产品详情页,确认是否能提供支持

parametric-filter MSP430 微控制器
parametric-filter C2000 实时微控制器
parametric-filter 基于 Arm 的微控制器
parametric-filter 数字信号处理器 (DSP)
parametric-filter 基于 Arm 的处理器
parametric-filter 信号调节器
parametric-filter 毫米波雷达传感器
parametric-filter Zigbee 产品
parametric-filter Wi-Fi 产品
parametric-filter Thread 产品
parametric-filter 其他无线技术
parametric-filter 低于 1GHz 产品
parametric-filter 多协议产品
parametric-filter 蓝牙产品
parametric-filter 数字电源隔离式控制器
产品
汽车毫米波雷达传感器
AWR1243 76GHz 至 81GHz 高性能汽车类 MMIC AWR1443 集成 MCU 和硬件加速器的单芯片 76GHz 至 81GHz 汽车雷达传感器 AWR1642 集成 DSP 和 MCU 的单芯片 76GHz 至 81GHz 汽车雷达传感器 AWR1843 集成 DSP、MCU 和雷达加速器的单芯片 76GHz 至 81GHz 汽车雷达传感器 AWR1843AOP Single-chip 76-GHz to 81-GHz automotive radar sensor integrating antenna on package, DSP and MCU AWR2243 76GHz 至 81GHz 汽车类第二代高性能 MMIC AWR2944 适用于角雷达和远距离雷达的汽车类第二代 76GHz 至 81GHz 高性能 SoC AWR6443 Single-chip 60-GHz to 64-GHz automotive radar sensor integrating MCU and radar accelerator AWR6843 集成 DSP、MCU 和雷达加速器的单芯片 60GHz 至 64GHz 汽车雷达传感器 AWR6843AOP 集成封装天线、DSP 和 MCU 的单芯片 60GHz 至 64GHz 汽车雷达传感器
工业毫米波雷达传感器
IWR1443 集成 MCU 和硬件加速器的 76GHz 至 81GHz 单芯片毫米波传感器 IWR1642 集成 DSP 和 MCU 的 76GHz 至 81GHz 单芯片毫米波传感器 IWR1843 集成 DSP、MCU 和雷达加速器的 76GHz 至 81GHz 单芯片工业雷达传感器 IWR6443 集成 MCU 和硬件加速器的 60GHz 至 64GHz 单芯片毫米波传感器 IWR6843 集成有处理功能的 60GHz 至 64GHz 单芯片智能毫米波传感器 IWR6843AOP 具有集成封装天线 (AoP) 的单芯片 60GHz 至 64GHz 智能毫米波传感器
软件开发套件 (SDK)

PROCESSOR-SDK-DRA7X — 适用于 DRA7x Jacinto 处理器的处理器软件开发套件 – Linux、Android 和 RTOS

Processor SDK Linux Automotive

Processor SDK Linux Automotive 是用于 TI Jacinto™ DRAx 系列信息娱乐系统 SoC 的基础软件开发平台。使用此软件框架,用户可以为下一代汽车开发功能丰富的信息娱乐系统解决方案,例如可重新配置的数字仪表组、集成式驾驶舱、车载信息娱乐系统、远程信息处理系统、后排娱乐系统等等。该 SDK 基于通用的 Processor SDK 平台。

亮点
  • 长期稳定 (LTS) 主线 Linux 内核支持
  • U-Boot 引导加载程序支持
  • Linaro GNU Compiler Collection (GCC) 工具链
  • (...)
固件

VCTR-3P-AUTOSAR — Vector AUTOSAR, HSM, and networking software components for the automotive industry

Vector is the leading manufacturer of software tools and embedded components for the development of electronic systems and networking from CAN to Automotive Ethernet. Vector has been a partner of automotive manufacturers, suppliers and related industries since 1988, providing software components, (...)
发件人: Vector Informatik GmbH
操作系统 (OS)

GHS-3P-INTEGRITY-RTOS — Green Hills INTEGRITY RTOS

The flagship of Green Hills Software operating systems—the INTEGRITY RTOS—is built around a partitioning architecture to provide embedded systems with total reliability, absolute security, and maximum real-time performance. With its leadership pedigree underscored by certifications in a (...)
发件人: Green Hills Software
仿真模型

DRA71x and DRA79x BSDL Model (Rev. A) DRA71x and DRA79x BSDL Model (Rev. A)

仿真模型

DRA71x and DRA79x Thermal Model DRA71x and DRA79x Thermal Model

仿真模型

DRA71x and DRA79x IBIS Model DRA71x and DRA79x IBIS Model

计算工具

CLOCKTREETOOL Clock Tree Tool for Sitara™ ARM® Processors

The Clock Tree Tool (CTT) for Sitara™ ARM®, Automotive, and Digital Signal Processors is an interactive clock tree configuration software that provides information about the clocks and modules in these TI devices. It allows the user to:
  • Visualize the device clock tree
  • Interact with clock tree (...)
设计工具

PROCESSORS-3P-SEARCH Arm-based MPU, arm-based MCU and DSP third-party search tool

TI has partnered with companies to offer a wide range of software, tools, and SOMs using TI processors to accelerate your path to production. Download this search tool to quickly browse our third-party solutions and find the right third-party to meet your needs. The software, tools and modules (...)
封装 引脚数 下载
FCBGA (CBD) 538 了解详情

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 认证摘要
  • 持续可靠性监测

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持与培训

视频