產品詳細資料

Number of channels 1 Vs (max) (V) 5.5 Vs (min) (V) 2.7 Input offset (±) (max) (µV) 1000 Voltage gain (min) (V/V) 10 Voltage gain (max) (V/V) 50 Noise at 1 kHz (typ) (nV√Hz) 40 Features Cost Optimized CMRR (min) (dB) 92 Input bias current (±) (max) (nA) 0.01 Iq (typ) (mA) 1.7 Bandwidth at min gain (typ) (MHz) 0.55 Gain error (±) (max) (%) 0.1 Operating temperature range (°C) -40 to 85 Rating Catalog Type Resistor Gain nonlinearity (±) (max) (%) 0.015 Output swing headroom (to negative supply) (typ) (V) 0.005 Output swing headroom (to positive supply) (typ) (V) -0.005 Input common mode headroom (to negative supply) (typ) (V) 0.3 Input common mode headroom (to positive supply) (typ) (V) -0.3 Noise at 0.1 Hz to 10 Hz (typ) (µVPP) 4.5
Number of channels 1 Vs (max) (V) 5.5 Vs (min) (V) 2.7 Input offset (±) (max) (µV) 1000 Voltage gain (min) (V/V) 10 Voltage gain (max) (V/V) 50 Noise at 1 kHz (typ) (nV√Hz) 40 Features Cost Optimized CMRR (min) (dB) 92 Input bias current (±) (max) (nA) 0.01 Iq (typ) (mA) 1.7 Bandwidth at min gain (typ) (MHz) 0.55 Gain error (±) (max) (%) 0.1 Operating temperature range (°C) -40 to 85 Rating Catalog Type Resistor Gain nonlinearity (±) (max) (%) 0.015 Output swing headroom (to negative supply) (typ) (V) 0.005 Output swing headroom (to positive supply) (typ) (V) -0.005 Input common mode headroom (to negative supply) (typ) (V) 0.3 Input common mode headroom (to positive supply) (typ) (V) -0.3 Noise at 0.1 Hz to 10 Hz (typ) (µVPP) 4.5
SOIC (D) 8 29.4 mm² 4.9 x 6 VSSOP (DGK) 8 14.7 mm² 3 x 4.9
下載 觀看有字幕稿的影片 影片

技術文件

star =TI 所選的此產品重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 4
重要文件 類型 標題 格式選項 日期
* Data sheet Single-Supply, Rail-to-Rail Output, CMOS Instrumentation Amplifier datasheet 2000年 9月 27日
Application note Importance of Input Bias Current Return Paths in Instrumentation Amplifier Apps PDF | HTML 2021年 7月 27日
E-book The Signal e-book: A compendium of blog posts on op amp design topics 2017年 3月 28日
Application note Optoelectronics Circuit Collection 2001年 6月 11日

設計與開發

如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。

開發板

INAEVM — 通用儀器放大器評估模組

The universal INAEVM (Instrumentation Amplifier Evaluation Module) is available in two package options that simplify prototyping precision instrumentation amplifiers in either the SO-8 (D) package or the MSOP-8(DGK) package with the pinout shown.  See the chart in the user guide (...)

使用指南: PDF | HTML
模擬型號

INA155 PSpice Model (Rev. B)

SBOM029B.ZIP (27 KB) - PSpice Model
模擬型號

INA155 TINA-TI Reference Design (Rev. B)

SBOC158B.TSC (82 KB) - TINA-TI Reference Design
模擬型號

INA155 TINA-TI Spice Model (Rev. A)

SBOM219A.ZIP (4 KB) - TINA-TI Spice Model
計算工具

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

支援產品和硬體

支援產品和硬體

模擬工具

PSPICE-FOR-TI — PSpice® for TI 設計與模擬工具

PSpice® for TI 是有助於評估類比電路功能的設計和模擬環境。這款全功能設計和模擬套件使用 Cadence® 的類比分析引擎。PSpice for TI 包括業界最大的模型庫之一,涵蓋我們的類比和電源產品組合,以及特定類比行為模型,且使用無需支付費用。

PSpice for TI 設計和模擬環境可讓您使用其內建函式庫來模擬複雜的混合訊號設計。在進行佈局和製造之前,建立完整的終端設備設計和解決方案原型,進而縮短上市時間並降低開發成本。 

在 PSpice for TI 設計與模擬工具中,您可以搜尋 TI (...)
模擬工具

TINA-TI — 基於 SPICE 的類比模擬程式

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
使用指南: PDF
封裝 針腳 CAD 符號、佔位空間與 3D 模型
SOIC (D) 8 Ultra Librarian
VSSOP (DGK) 8 Ultra Librarian

訂購與品質

內含資訊:
  • RoHS
  • REACH
  • 產品標記
  • 鉛塗層/球物料
  • MSL 等級/回焊峰值
  • MTBF/FIT 估算值
  • 材料內容
  • 認證摘要
  • 進行中的可靠性監測
內含資訊:
  • 晶圓廠位置
  • 組裝地點

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援。​​​​​​​​​​​​​​

影片