ZHCUAN6E October 2022 – May 2025 MSPM0L1105 , MSPM0L1106 , MSPM0L1116 , MSPM0L1117 , MSPM0L1227 , MSPM0L1227-Q1 , MSPM0L1228 , MSPM0L1228-Q1 , MSPM0L1303 , MSPM0L1304 , MSPM0L1304-Q1 , MSPM0L1305 , MSPM0L1305-Q1 , MSPM0L1306 , MSPM0L1306-Q1 , MSPM0L1343 , MSPM0L1344 , MSPM0L1345 , MSPM0L1346 , MSPM0L2227 , MSPM0L2227-Q1 , MSPM0L2228 , MSPM0L2228-Q1
ADC 模块提供了许多可配置为 DMA 触发源的中断源。为了降低中断优先级,表 30-469 中列出了来自 ADC 的 DMA 触发事件。当 ADC 需要 DMA 通道时,应在 DMA_TRIG 的 IMASK 寄存器中取消屏蔽 DMA 触发,并根据需要配置 DMA 以支持 ADC 操作。
| 索引 (IIDX) | 名称 | 说明 |
|---|---|---|
| 0x0 | NO_INTR | 未置位 (IIDX.STAT = 0) 意味着没有挂起的中断请求 |
| 0x9 至 0x20 | MEMRESIFG[0 至 24] (1) | 当 MEMRESx 加载新的转换结果时,系统将设置存储器寄存器中断标志 |
通过 DMA_TRIG 事件管理寄存器来管理 DMA 触发事件配置。根据来自 DMA 的 ACK 清除中断 (RIS) 标志。有关为 DMA 触发配置事件寄存器的指导,请参阅节 7.2.5。