ZHCUAN6E October 2022 – May 2025 MSPM0L1105 , MSPM0L1106 , MSPM0L1116 , MSPM0L1117 , MSPM0L1227 , MSPM0L1227-Q1 , MSPM0L1228 , MSPM0L1228-Q1 , MSPM0L1303 , MSPM0L1304 , MSPM0L1304-Q1 , MSPM0L1305 , MSPM0L1305-Q1 , MSPM0L1306 , MSPM0L1306-Q1 , MSPM0L1343 , MSPM0L1344 , MSPM0L1345 , MSPM0L1346 , MSPM0L2227 , MSPM0L2227-Q1 , MSPM0L2228 , MSPM0L2228-Q1
SPI 包含一个可编程比特率时钟分频器和预分频器来生成串行输出时钟 (SCLK)。
支持的比特率最高为输入时钟除以 2。输入时钟选择取决于特定器件,请参阅器件数据表和时钟控制部分。
SPI 功能可以与以下选定的输入中的任何一个一起使用:SYSCLK、MFCLK 和 LFCLK
“SPI 时钟”是根据 CLKDIV 寄存器选择的比特率执行时钟分频后的输出。SPI 时钟 = 选择的输入时钟/(1 + CLKDIV)
SPI 采样时钟 (SCLK) 是将 SPI 时钟除以预分频器值后的输出。SCLK = SPI 时钟/((1 + SCR )*2)
如果 CLKDIV 设置系数二 (*2),则输入时钟必须至少比 SPI 时钟快 2 倍。