ZHCUAN6E October 2022 – May 2025 MSPM0L1105 , MSPM0L1106 , MSPM0L1116 , MSPM0L1117 , MSPM0L1227 , MSPM0L1227-Q1 , MSPM0L1228 , MSPM0L1228-Q1 , MSPM0L1303 , MSPM0L1304 , MSPM0L1304-Q1 , MSPM0L1305 , MSPM0L1305-Q1 , MSPM0L1306 , MSPM0L1306-Q1 , MSPM0L1343 , MSPM0L1344 , MSPM0L1345 , MSPM0L1346 , MSPM0L2227 , MSPM0L2227-Q1 , MSPM0L2228 , MSPM0L2228-Q1
GPIO 模块以 ULPCLK(PD0 总线时钟)速率评估输入引脚的状态,在将 GPIO 状态传递给输入干扰滤波器之前,通过 2 级同步器将引脚状态同步到 ULPCLK。
提供可编程输入干扰滤波器,用于抑制数字输入引脚上的噪声。干扰滤波器以 ULPCLK 速率运行。可实现四级用户指定的输入滤波:
由于同步中的 1 个不确定性 ULPCLK 周期,在某些情况下可以传递相同脉冲长度的输入脉冲,而在其他情况下可以进行滤波。