ZHCUAN6E October 2022 – May 2025 MSPM0L1105 , MSPM0L1106 , MSPM0L1116 , MSPM0L1117 , MSPM0L1227 , MSPM0L1227-Q1 , MSPM0L1228 , MSPM0L1228-Q1 , MSPM0L1303 , MSPM0L1304 , MSPM0L1304-Q1 , MSPM0L1305 , MSPM0L1305-Q1 , MSPM0L1306 , MSPM0L1306-Q1 , MSPM0L1343 , MSPM0L1344 , MSPM0L1345 , MSPM0L1346 , MSPM0L2227 , MSPM0L2227-Q1 , MSPM0L2228 , MSPM0L2228-Q1
DMA 本身能够标记地址或数据错误。源地址或目标地址错误可能是由于访问受保护或不存在的存储器范围所致。如果发生地址错误,中断索引 IIDX[j].STAT 会标记 DMA 地址错误 (11h)。使用 ADDERR 位可以屏蔽、设置和清除地址错误中断。
DMA 本身不执行范围检查。如果 DMA 传输在受保护的存储器范围内发生,则与受保护或不存在的存储器范围重叠的 DMA 事务的每个字节的目标数据将报告零 (0h)。
如果存在 ECC 或奇偶校验错误,则 SRAM 或闪存中可能会发生数据错误。如果发生数据错误,中断索引 IIDX[j].STAT 会标记 DMA 数据错误 (12h)。使用 DATERR 位可以屏蔽、设置和清除数据错误中断。