ZHCUAN6E October 2022 – May 2025 MSPM0L1105 , MSPM0L1106 , MSPM0L1116 , MSPM0L1117 , MSPM0L1227 , MSPM0L1227-Q1 , MSPM0L1228 , MSPM0L1228-Q1 , MSPM0L1303 , MSPM0L1304 , MSPM0L1304-Q1 , MSPM0L1305 , MSPM0L1305-Q1 , MSPM0L1306 , MSPM0L1306-Q1 , MSPM0L1343 , MSPM0L1344 , MSPM0L1345 , MSPM0L1346 , MSPM0L2227 , MSPM0L2227-Q1 , MSPM0L2228 , MSPM0L2228-Q1
可将内部反馈环编程为单位增益配置,以支持 OPA 缓冲模式。同相输入可以来自各种信号,例如外部 OPAx_INx 或板载 DAC 和 VREF 外设。OPA 可以通过设置 OUTPIN = 0x1 输出到外部引脚,或者通过设置 OUTPIN = 0x0 在内部路由到板载模拟外设,例如 ADC、COMP 和/或配对 OPA。
图 17-2 展示了缓冲模式下的 OPA 方框图,其中外部 OPAx_IN0+ 作为同相输入和输出在内部路由到 ADC。
图 17-4 展示了缓冲模式下的 OPA 方框图,其中 DAC8.x_OUT 作为同相输入,输出路由到器件引脚。该模式使用户能够将 OPA 外设用作比较器板载基准 DAC 的输出缓冲器。