ZHCUAN6E October 2022 – May 2025 MSPM0L1105 , MSPM0L1106 , MSPM0L1116 , MSPM0L1117 , MSPM0L1227 , MSPM0L1227-Q1 , MSPM0L1228 , MSPM0L1228-Q1 , MSPM0L1303 , MSPM0L1304 , MSPM0L1304-Q1 , MSPM0L1305 , MSPM0L1305-Q1 , MSPM0L1306 , MSPM0L1306-Q1 , MSPM0L1343 , MSPM0L1344 , MSPM0L1345 , MSPM0L1346 , MSPM0L2227 , MSPM0L2227-Q1 , MSPM0L2228 , MSPM0L2228-Q1
MSPM0Lxx 器件上有三个主要电源域:
PD1 域,并且在某些工作模式下被禁用,以更大限度地降低功耗。PD0 域支持超低功耗性能,并且始终在内核稳压器运行的工作模式下启用。
MSPM0Lxx 器件上有四条主要数据总线:
CPU 和 DMA 控制器是器件中唯一的两个总线控制器。共享外设的 CPU 和 DMA 之间的仲裁发生在仅 CPU 的 PD1 外设总线和 CPU/DMA PD1 外设总线之间。DMA 无法访问仅 CPU PD1 外设总线或 CPU 总线矩阵(总线图中的绿色元件)上的外设。因此,在 DMA 处理 PD1 或 PD0 总线上的事务的同时,CPU 可以访问仅限 CPU 的 PD1 外设总线上的外设。
同样,只要 DMA 不访问 CPU 试图访问的同一存储器,CPU 就可以在 DMA 正在处理事务的同时通过 AHB 总线矩阵访问 SRAM 或闪存。存储器系统(SRAM 或闪存)的 CPU 和 DMA 之间的仲裁发生在存储器接口本身。CPU 和 DMA 之间的所有仲裁都是循环完成的。
GPIO 和 ADC 外设(总线图中的橙色元件)具有特殊功能,可实现从 CPU 快速访问寄存器以及在低功耗运行模式下运行。