ZHCUAN6E October 2022 – May 2025 MSPM0L1105 , MSPM0L1106 , MSPM0L1116 , MSPM0L1117 , MSPM0L1227 , MSPM0L1227-Q1 , MSPM0L1228 , MSPM0L1228-Q1 , MSPM0L1303 , MSPM0L1304 , MSPM0L1304-Q1 , MSPM0L1305 , MSPM0L1305-Q1 , MSPM0L1306 , MSPM0L1306-Q1 , MSPM0L1343 , MSPM0L1344 , MSPM0L1345 , MSPM0L1346 , MSPM0L2227 , MSPM0L2227-Q1 , MSPM0L2228 , MSPM0L2228-Q1
当使用默认 PMCU 配置运行时,计时器和串行接口可以选择总线时钟 (MCLK/ULPCLK) 或 LFCLK 作为其时钟源。LFCLK 在 RUN、SLEEP、STOP 和 STANDBY 模式下始终为 32kHz,但 MCLK/ULPCLK 在 STOP 模式下更改为 4MHz,而在 STANDBY 模式下更改为 32kHz,这意味着,从总线时钟运行的外设在转换功耗模式时会看到源时钟频率变化。
相比之下,MFCLK 的工作方式与 LFCLK 类似,因为它可为运行、睡眠和停止模式下的外设提供恒定频率时钟源。MFCLK 提供恒定的 4MHz,作为以 32kHz 频率运行的 LFCLK 的替代方案。MFCLK 的 4MHz 时基始终源自 SYSOSC。外设(尤其是可在 STOP 模式下使用的 PD0 外设)可以选择 MFCLK 作为其时钟源,而不是 ULPCLK。MFCLK 在 RUN、SLEEP 和 STOP 模式下保持为 4MHz,适合 UART、I2C 和低功耗计时器等需要一致的时钟但要求时钟源大于 32kHz 的外设。
有关 MFCLK 使用的信息,请参阅 MFCLK 部分。