ZHCUAN6E October 2022 – May 2025 MSPM0L1105 , MSPM0L1106 , MSPM0L1116 , MSPM0L1117 , MSPM0L1227 , MSPM0L1227-Q1 , MSPM0L1228 , MSPM0L1228-Q1 , MSPM0L1303 , MSPM0L1304 , MSPM0L1304-Q1 , MSPM0L1305 , MSPM0L1305-Q1 , MSPM0L1306 , MSPM0L1306-Q1 , MSPM0L1343 , MSPM0L1344 , MSPM0L1345 , MSPM0L1346 , MSPM0L2227 , MSPM0L2227-Q1 , MSPM0L2228 , MSPM0L2228-Q1
通过设置 TIMx.CLKSEL 寄存器,TIMx 时钟 (TIMCLK) 能够以 BUSCLK、MFCLK 和 LFCLK 为时钟源。也可以通过设置 TIMx.CLKDIV 寄存器和预分频器(如果存在)来按比率进行分频。所选源时钟始终可用,频率取决于电源模式。更多信息,请参阅时钟模块 (CKM) 部分。
TIMCLK 可以来自以下来源:
BUSCLK:当前总线时钟被选为 TIMx 的源。当前总线时钟取决于电源域。
TIMx 还具有用于禁用计时器时钟的软件机制。将 TIMx.CCLKCTL.CLKEN 设置为 0 以将计时器置于空闲状态。
TIMCLK 配置
要配置时钟源、分频器和预分频器,请进行以下操作:
TIMCLK 的频率由方程式 16 确定。