ZHCUAN6E October 2022 – May 2025 MSPM0L1105 , MSPM0L1106 , MSPM0L1116 , MSPM0L1117 , MSPM0L1227 , MSPM0L1227-Q1 , MSPM0L1228 , MSPM0L1228-Q1 , MSPM0L1303 , MSPM0L1304 , MSPM0L1304-Q1 , MSPM0L1305 , MSPM0L1305-Q1 , MSPM0L1306 , MSPM0L1306-Q1 , MSPM0L1343 , MSPM0L1344 , MSPM0L1345 , MSPM0L1346 , MSPM0L2227 , MSPM0L2227-Q1 , MSPM0L2228 , MSPM0L2228-Q1
MCPUSS 包含一个高能效 Arm Cortex-M0+ CPU,可实现 Armv6-M 指令集架构 (ISA),并支持高达 32MHz 的 CPU 时钟速度。Cortex-M0+ 是冯·诺依曼式 32 位处理器,具有 2 级超低功耗流水线和一个到 GPIO 寄存器的单周期访问端口,可实现高效的 GPIO 操作。
MSPM0Lxx 器件上的 Cortex-M0+ 实现具有以下特性:
Cortex-M0+ 架构可实现出色的代码密度、确定性中断处理以及与 Arm Cortex-M 系列中的其他处理器架构的向上兼容性。
本节对 Arm Cortex-M0+ 进行了一般性概述,以便对处理器的特性有基本的了解。有关使用 Arm Cortex-M0+ 处理器进行开发的详细信息,请参阅 Arm Cortex-M0+ 器件通用用户指南。