ZHCUAN6E October 2022 – May 2025 MSPM0L1105 , MSPM0L1106 , MSPM0L1116 , MSPM0L1117 , MSPM0L1227 , MSPM0L1227-Q1 , MSPM0L1228 , MSPM0L1228-Q1 , MSPM0L1303 , MSPM0L1304 , MSPM0L1304-Q1 , MSPM0L1305 , MSPM0L1305-Q1 , MSPM0L1306 , MSPM0L1306-Q1 , MSPM0L1343 , MSPM0L1344 , MSPM0L1345 , MSPM0L1346 , MSPM0L2227 , MSPM0L2227-Q1 , MSPM0L2228 , MSPM0L2228-Q1
DSSM 提供 4 个中断源,这些中断源可配置为产生 CPU 中断事件。为了降低中断优先级,表 30-469 中列出了来自 DSSM 的 CPU 中断事件。
| 索引 (IIDX) | 名称 | 说明 |
|---|---|---|
| 0 | TXIFG | 表示 DSSM 中的 TX_DATA 缓冲器已接收数据。 |
| 1 | RXIFG | 指示读取了 DSSM 中 RX_DATA 缓冲区中的数据。 |
| 2 | PWRUPIFG | 指示由于一个调试探针连接到器件而启动了 DEBUGSS。 |
| 3 | PWRDWNIFG | 指示由于调试探针断开与器件的连接而停止了 DEBUGSS。 |
CPU 中断事件配置通过 CPU_INT 事件管理寄存器进行管理。有关为 CPU 中断配置事件寄存器的指导,请参阅节 7.2.5。