ZHCUAN6E October 2022 – May 2025 MSPM0L1105 , MSPM0L1106 , MSPM0L1116 , MSPM0L1117 , MSPM0L1227 , MSPM0L1227-Q1 , MSPM0L1228 , MSPM0L1228-Q1 , MSPM0L1303 , MSPM0L1304 , MSPM0L1304-Q1 , MSPM0L1305 , MSPM0L1305-Q1 , MSPM0L1306 , MSPM0L1306-Q1 , MSPM0L1343 , MSPM0L1344 , MSPM0L1345 , MSPM0L1346 , MSPM0L2227 , MSPM0L2227-Q1 , MSPM0L2228 , MSPM0L2228-Q1
ADC 内核将模拟输入转换为数字表示形式。该内核利用两个电压电平(VR+ 和 VR-)来定义转换的上限和下限。当输入信号等于或高于 VR+ 时,数字输出 (NADC) 为满量程,当输入信号等于或低于 VR- 时,数字输出为零。输入通道和正基准电平 (VR+) 在转换控制存储器中进行了定义。
下面的方程式 10 显示了 n 位分辨率模式下 ADC 结果 NADC 的转换公式。
假设此 ADC 中的 VR- 为 0V,NADC 的公式如下:
下面的方程式 12 描述了 ADC 输出饱和时的输入电压: