ZHCUAN6E October 2022 – May 2025 MSPM0L1105 , MSPM0L1106 , MSPM0L1116 , MSPM0L1117 , MSPM0L1227 , MSPM0L1227-Q1 , MSPM0L1228 , MSPM0L1228-Q1 , MSPM0L1303 , MSPM0L1304 , MSPM0L1304-Q1 , MSPM0L1305 , MSPM0L1305-Q1 , MSPM0L1306 , MSPM0L1306-Q1 , MSPM0L1343 , MSPM0L1344 , MSPM0L1345 , MSPM0L1346 , MSPM0L2227 , MSPM0L2227-Q1 , MSPM0L2228 , MSPM0L2228-Q1
在此模式下,同相输入来自外部 OPAx_INx+ 输入(PSEL = 0x1 或 0x2)。NSEL 位必须选择 RTAP 作为放大器的反相输入 (NSEL = 0x4),并从 MSEL 位中选择一个来自接地或 12 位缓冲 DAC (DAC_OUT) 的偏置。
图 17-2 展示了同相 PGA 模式下的 OPA 示例。