ZHCUAN6E October 2022 – May 2025 MSPM0L1105 , MSPM0L1106 , MSPM0L1116 , MSPM0L1117 , MSPM0L1227 , MSPM0L1227-Q1 , MSPM0L1228 , MSPM0L1228-Q1 , MSPM0L1303 , MSPM0L1304 , MSPM0L1304-Q1 , MSPM0L1305 , MSPM0L1305-Q1 , MSPM0L1306 , MSPM0L1306-Q1 , MSPM0L1343 , MSPM0L1344 , MSPM0L1345 , MSPM0L1346 , MSPM0L2227 , MSPM0L2227-Q1 , MSPM0L2228 , MSPM0L2228-Q1
比较器模块提供 3 个中断源,这些中断源可配置为产生 CPU 中断事件。为了降低中断优先级,比较器的 CPU 中断事件为:
| IIDX STAT | 名称 | 说明 |
|---|---|---|
| 0x01 | COMPIFG | 在比较器输出的上升沿或下降沿设置中断标志 COMPIFG 和 COMPINVIFG,具体由 IES 位选择。当 IES 位为 0 时,比较器输出的上升沿设置 COMPIFG,下降沿设置 COMPINVIFG。当 IES 位为 1 时,比较器输出的下降沿设置 COMPIFG,上升沿设置 COMPINVIFG。 |
| 0x02 | COMPINVIFG | 在比较器输出的上升沿或下降沿设置中断标志 COMPIFG 和 COMPINVIFG,具体由 IES 位选择。当 IES 位为 0 时,比较器输出的上升沿设置 COMPIFG,下降沿设置 COMPINVIFG。当 IES 位为 1 时,比较器输出的下降沿设置 COMPIFG,上升沿设置 COMPINVIFG。 |
| 0x03 | OUTRDYIFG | 比较器输出就绪中断。在比较器输出有效时设置该位。 |
CPU 中断事件配置通过 CPU_INT 事件管理寄存器进行管理。有关为 CPU 中断配置事件寄存器的指导,请参阅节 7.2.5。