產品詳細資料

Frequency (max) (MHz) 5500 Frequency (min) (MHz) 20 Normalized PLL phase noise (dBc/Hz) -231 1/f noise (10-kHz offset at 1-GHz carrier) (dBc/Hz) -126 Features Integer-boundary spurs (IBS) removal, Integrated VCO, Phase adjustment, Wideband Current consumption (mA) 250 Integrated VCO Yes Operating temperature range (°C) -40 to 85 Rating Catalog Lock time (µs) (typ) (s) Loop BW dependent
Frequency (max) (MHz) 5500 Frequency (min) (MHz) 20 Normalized PLL phase noise (dBc/Hz) -231 1/f noise (10-kHz offset at 1-GHz carrier) (dBc/Hz) -126 Features Integer-boundary spurs (IBS) removal, Integrated VCO, Phase adjustment, Wideband Current consumption (mA) 250 Integrated VCO Yes Operating temperature range (°C) -40 to 85 Rating Catalog Lock time (µs) (typ) (s) Loop BW dependent
VQFN (RHA) 40 36 mm² 6 x 6
  • Output Frequency Range from 20 to 5500 MHz
  • Industry Leading Phase Noise Performance
    • VCO Phase Noise: –144.5 dBc/Hz at 1-MHz Offset for 1.8-GHz Output
    • Normalized PLL Noise Floor: –231 dBc/Hz
    • Normalized PLL Flicker Noise: –126 dBc/Hz
    • 47-fs RMS Jitter (12 kHz to 20 MHz) for 1.8 GHz Output
  • Input Clock Frequency Up to 1400 MHz
  • Phase Detector Frequency Up to 200 MHz, and Up to 400 MHz in Integer-N Mode
  • Supports Fractional-N and Integer-N Modes
  • Dual Differential Outputs
  • Innovative Solution to Reduce Spurs
  • Programmable Phase Adjustment
  • Programmable Charge Pump Current
  • Programmable Output Power Level
  • SPI or uWire (4-Wire Serial Interface)
  • Single Power Supply Operation: 3.3 V
  • Output Frequency Range from 20 to 5500 MHz
  • Industry Leading Phase Noise Performance
    • VCO Phase Noise: –144.5 dBc/Hz at 1-MHz Offset for 1.8-GHz Output
    • Normalized PLL Noise Floor: –231 dBc/Hz
    • Normalized PLL Flicker Noise: –126 dBc/Hz
    • 47-fs RMS Jitter (12 kHz to 20 MHz) for 1.8 GHz Output
  • Input Clock Frequency Up to 1400 MHz
  • Phase Detector Frequency Up to 200 MHz, and Up to 400 MHz in Integer-N Mode
  • Supports Fractional-N and Integer-N Modes
  • Dual Differential Outputs
  • Innovative Solution to Reduce Spurs
  • Programmable Phase Adjustment
  • Programmable Charge Pump Current
  • Programmable Output Power Level
  • SPI or uWire (4-Wire Serial Interface)
  • Single Power Supply Operation: 3.3 V

The LMX25 82 device is a low-noise, wideband RF PLL with integrated VCO that supports a frequency range from 20 MHz to 5.5 GHz. The device supports both fractional-N and integer-N modes, with a 32-bit fractional divider allowing fine frequency selection. Integrated noise of 47 fs for 1.8-GHz output makes it an ideal low-noise source. Combining best-in-class PLL and integrated VCO noise with integrated LDOs, this device removes the need for multiple discrete devices in high performance systems.

The device accepts input frequencies up to 1.4 GHz, which combined with frequency dividers and programmable low noise multiplier allows flexible frequency planning. The additional programmable low-noise multiplier lets users mitigate the impact of integer boundary spurs. In Fractional-N mode, the device can adjust the output phase by a 32-bit resolution. For applications that need fast frequency changes, the device supports a fast calibration option which takes less than 25 µs.

This performance is achieved by using single 3.3-V supply. It supports 2 flexible differential outputs that can be configured as single-ended outputs as well. Users can choose to program one output from the VCO and the second from the channel divider. When not being used, each output can be muted separately.

The LMX25 82 device is a low-noise, wideband RF PLL with integrated VCO that supports a frequency range from 20 MHz to 5.5 GHz. The device supports both fractional-N and integer-N modes, with a 32-bit fractional divider allowing fine frequency selection. Integrated noise of 47 fs for 1.8-GHz output makes it an ideal low-noise source. Combining best-in-class PLL and integrated VCO noise with integrated LDOs, this device removes the need for multiple discrete devices in high performance systems.

The device accepts input frequencies up to 1.4 GHz, which combined with frequency dividers and programmable low noise multiplier allows flexible frequency planning. The additional programmable low-noise multiplier lets users mitigate the impact of integer boundary spurs. In Fractional-N mode, the device can adjust the output phase by a 32-bit resolution. For applications that need fast frequency changes, the device supports a fast calibration option which takes less than 25 µs.

This performance is achieved by using single 3.3-V supply. It supports 2 flexible differential outputs that can be configured as single-ended outputs as well. Users can choose to program one output from the VCO and the second from the channel divider. When not being used, each output can be muted separately.

下載 觀看有字幕稿的影片 影片

技術文件

star =TI 所選的此產品重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 7
重要文件 類型 標題 格式選項 日期
* Data sheet LMX2582 High Performance, Wideband PLLatinum™ RF Synthesizer With Integrated VCO datasheet (Rev. E) PDF | HTML 2022年 8月 3日
Application brief Compilation of RF Synthesizer Resources PDF | HTML 2024年 10月 22日
Application note Clocking Optimization for RF Sampling Analog-to-Digital Converters (Rev. A) PDF | HTML 2021年 4月 7日
Technical article Don’t let bad reference signals destroy the phase noise in your PLL/synthesizer PDF | HTML 2017年 1月 10日
Technical article What’s the fuss about noise in RF sampling converters? PDF | HTML 2016年 7月 20日
Technical article Push your receiver bandwidths past 1-GHz in high-end applications PDF | HTML 2016年 5月 26日
Technical article How to estimate the phase noise of a PLL with basic datasheet specifications PDF | HTML 2016年 3月 2日

設計與開發

如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。

開發板

ADC08DJ3200EVM — ADC08DJ3200 8 位元、雙通道 3.2GSPS 或單通道 6.4GSPS 射頻取樣 ADC 評估模組

ADC08DJ3200 評估模組 (EVM) 專為評估 ADC08DJ3200 高速類比轉數位轉換器 (ADC) 所設計。本 EVM 搭載 ADC08DJ3200 晶片,該晶片為具備 JESD204B 介面的 8 位元、雙通道 3.2GSPS 或單通道 6.4GSPS ADC。
使用指南: PDF
TI.com 無法提供
開發板

ADC12DJ2700EVM — ADC12DJ2700 12 位元、雙通道 2.7GSPS 或單通道 5.4GSPS 射頻取樣 ADC 評估模組

ADC12DJ2700 評估模組 (EVM) 專為評估 ADC12DJ2700 高速類比轉數位轉換器 (ADC) 所設計。本 EVM 搭載 ADC12DJ2700 晶片,該晶片為具備 JESD204B 介面的 12 位元、雙通道 2.7GSPS 或單通道 5.4GSPS ADC。
使用指南: PDF
TI.com 無法提供
開發板

ADC12DJ3200EVM — ADC12DJ3200 12 位元、雙通道 3.2GSPS 或單通道 6.4GSPS 射頻取樣 ADC 評估模組

ADC12DJ3200 評估模組 (EVM) 專為評估 ADC12DJ3200 系列高速類比轉數位轉換器 (ADC) 所設計。本 EVM 搭載 ADC12DJ3200 晶片,該晶片為具備 JESD204B 介面的 12 位元、雙通道 3.2GSPS 或單通道 6.4GSPS ADC,可評估該系列所有解析度與取樣率裝置。
使用指南: PDF
TI.com 無法提供
開發板

ADC12DJ3200EVMCVAL — ADC12DJ3200QML-SP 評估模組

ADC12DJ3200 評估模組 (EVM) 專為評估 ADC12DJ3200QML-SP 高速類比轉數位轉換器 (ADC) 所設計。本 EVM 搭載 ADC12DJ3200QML-SP 晶片,該晶片為航太等級、具備 JESD204B 介面的 12 位元、雙通道 4GSPS 或單通道 8GSPS ADC。
使用指南: PDF
TI.com 無法提供
開發板

ADC12DJ5200RFEVM — ADC12DJ5200RF 射頻取樣 12 位元雙通道 5.2GSPS 或單通道 10.4GSPS ADC 評估模組

ADC12DJ5200RF 評估模組 (EVM) 專為評估 ADC12DJ5200RF 系列高速類比轉數位轉換器 (ADC) 所設計。本 EVM 搭載 ADC12DJ5200RF 晶片,該晶片為具備 JESD204B 介面的 12 位元、雙通道 5.2GSPS 或單通道 10.4GSPS ADC,可評估該系列所有解析度與取樣率的裝置。
使用指南: PDF | HTML
開發板

ADC12DL2500EVM — ADC12DL2500 評估模組

ADC12DL2500 評估模組 (EVM) 專為評估 ADC12DL2500 系列高速類比轉數位轉換器 (ADC) 所設計。本 EVM 搭載 ADC12DL2500 晶片,該晶片為具備 LVDS 介面的 12 位元、雙通道 2.5GSPS 或單通道 5GSPS ADC,可評估該系列所有取樣率裝置。
使用指南: PDF | HTML
TI.com 無法提供
開發板

ADC12DL3200EVM — ADC12DL3200 12 位元、雙通道 3.2GSPS 或單通道 6.4GSPS 射頻取樣 ADC 評估模組

ADC12DJ3200 評估模組 (EVM) 專為評估 ADC12DJ3200 高速類比轉數位轉換器 (ADC) 所設計。本 EVM 搭載 ADC12DJ3200 晶片,該晶片為具備 LVDS 介面的 12 位元、雙通道 3.2GSPS 或單通道 6.4GSPS ADC。
使用指南: PDF | HTML
TI.com 無法提供
開發板

ADC32RF42EVM — ADC32RF42 雙通道 14 位元 1.5 GSPS 射頻取樣 ADC 評估模組

ADC32RF42 評估模組 (EVM) 展示了具有 JESD204B 介面的雙 1.5-GSPS 14 位元類比轉數位轉換器 (ADC) 的性能。此 EVM 包含 ADC32RF42 裝置,而且 LMK04828 與TI 電壓穩壓器會提供 JESD204B 時鐘計時功能,以提供必要的電壓。

ADC 各通道的輸入預設連接至變壓器輸入電路,可連接至 50Ω 單端訊號來源。時鐘參考輸入可透過變壓器輸入提供,並可連接至 50Ω 單端時鐘來源。板載 LMK04828 可用於產生必要的 JESD204B 時鐘。透過板載 USB 連線和 Windows® 版 GUI 提供配置暫存器的存取。FMC (...)

使用指南: PDF
開發板

LMX2582EVM — 具有整合式 VCO 的 LMX2582EVM 高效能、寬頻頻率 PLLatinum 射頻合成器

This Evaluation Module is for the LMX2582, which outputs very high frequency signals with industry leading phase noise. The integrated VCO allows minimal discrete external components to design. The PCB is optimized for performance as well as designed for easy customization of the loop filter. An (...)

使用指南: PDF
TI.com 無法提供
開發板

TSW40RF80EVM — 具有雙通道 14 位元 3 GSPS ADC/9 GSPS DAC 時鐘解決方案的 2T2R 射頻取樣收發器評估模組

TSW40RF80 評估模組 (EVM) 是二發射二接收 (2T2R) 射頻取樣收發器參考設計。本模組包含 DAC38RF80 雙通道射頻取樣數位轉類比轉換器 (DAC) 及 ADC32RF45 雙通道射頻取樣類比轉數位轉換器 (ADC)。

DAC38RF80 取樣率最高可運作 9 GSPS,包括用於產生高頻時鐘的板載 PLL/VCO。輸出為單端,可輕鬆從介面連接 50-Ω 電路。ADC32RF45 取樣率最高可運作 3 GSPS。可選擇在各通道中使用雙數位降壓轉換器,或繞過轉換器以存取完整 Nyquist 頻寬。

TSW40RF80EVM 包含 LMK04828 時脈產生器,用於為 DAC (...)

使用指南: PDF
TI.com 無法提供
支援軟體

TICSPRO-SW TICS Pro GUI and Live Programming Tool for Clocking Devices

Texas Instruments clocks and synthesizers (TICS) pro software is used to program the evaluation modules (EVMs) for product numbers with these prefixes: CDC, LMK and LMX. These products include phase-locked loops and voltage-controlled oscillators (PLL+VCO), synthesizers and clocking devices.

支援產品和硬體

支援產品和硬體

下載選項
模擬型號

LMX2582 IBIS Model (Rev. A)

SNAM199A.ZIP (44 KB) - IBIS Model
設計工具

CLOCK-TREE-ARCHITECT — 時鐘樹架構程式設計軟體

時鐘樹架構是一款時鐘樹合成工具,可根據您的系統需求產生時鐘樹解決方案,進而簡化您的設計流程。此工具可從廣泛的計時產品資料庫中汲取資料,產生系統級多晶片計時解決方案。
設計工具

PLLATINUMSIM-SW PLL loop filter, phase noise, lock time, and spur simulation tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

支援產品和硬體

支援產品和硬體

下載選項
參考設計

TIDA-01161 — 1 GHz 訊號頻寬射頻取樣接收器參考設計

射頻取樣架構可替代傳統的超外差架構。射頻取樣類比轉數位轉換器 (ADC) 會以高取樣率運作,並直接將訊號從無線電頻率 (RF) 轉換為數位。由於取樣率較高,因此射頻取樣架構可支援非常寬的訊號頻寬。更高的訊號頻寬會增加系統的容量,進而實現更快的數據傳輸或更高的使用者存取權限。

此參考設計採用雙通道、14 位元解析度 ADC、取樣率高達 3GSPS 的 ADC32RF45。最大訊號頻寬由 ADC 取樣率除以二得出。在此參考設計中,訊號頻寬超過 1GHz。最大輸入頻率按照 ADC 和輸入變壓器輸入緩衝器的輸入頻寬設定。此參考設計可直接擷取高達 4GHz 的 RF 訊號,適用於所有重要電信頻帶和 S (...)

Design guide: PDF
電路圖: PDF
參考設計

TIDA-01435 — 適用於微波回程連線的高頻寬、零中頻參考設計

TSW40RF82EVM 參考設計提供可介接 DAC38RF82 與高性能調變器 TRF370417EVM 的平台。TRF370417EVM 可在高達 6GHz 的情況下調變寬頻訊號,就像微波回程應用一樣。TRF370417 裝置可取代適當的較高頻率裝置。只需進行最小程度的修改即可將數位類比轉換器 (DAC) 與調製器連接。此設計提供 TSW40RF82EVM 與 TRF370417EVM 連接的方式。
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01442 — 採用 ADC12DJ3200 且適用於 L、S、C 和 X 波段的直接射頻取樣雷達接收器參考設計

此參考設計利用 ADC12DJ3200 評估模組 (EVM),展示用於以 HF、VHF、UHF、L、S、C 和 X 波段的一部分操作雷達的直接射頻取樣接收器。類比轉數位轉換器 (ADC) 的廣泛類比輸入頻寬與高取樣率 (6.4 GSPS),採用單或雙 ADC 提供多頻段範圍。ADC 的直接射頻取樣功能,可透過省去數個向下轉換階段減少零組件數量,進而降低整體系統複雜性。
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01247 — 用於射頻取樣 ADC 的高效率無 LDO 電源網路參考設計

本參考設計展示一種為 ADC32RFxx 供電的簡化高效電源網路方案。此設計採用開關穩壓器為類比轉數位轉換器 (ADC) 的所有三個電源域供電,實現無需低壓差 (LDO) 線性穩壓器的電源網路架構。此配置不僅能提升整體電源效率、減少元件數量,同時完全不會影響 ADC 的規格性能。
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01163 — 多波段射頻取樣接收器參考設計

RF 取樣接收器可直接擷取無線電頻率 (RF) 波段中的訊號。在多頻帶應用中,所需訊號的頻帶不是很寬,但其在頻譜中的間距很遠。此參考設計可擷取不同 RF 頻帶的訊號,並以數位方式將訊號下轉為基頻。

此參考設計展示 ADC32RF80 雙通道、14 位元、3-GSPS RF 取樣電信接收器。此裝置每個通道包含兩個數位降頻轉換器 (DDC)。DDC 提供 8 到 32 的抽取值,並包含 16 位元數值控制。利用 ADC32RF80 的高取樣率,參考設計可擷取到大量 RF 頻譜,其中包含多頻帶的訊號和潛在的不良干擾。DDC (...)

Design guide: PDF
電路圖: PDF
參考設計

TIDA-01016 — 訊號分析儀和無線測試器中射頻取樣 ADC 的時鐘參考設計

TIDA-01016 是適用高動態範圍高速 ADC 的時脈解決方案。透過高速 ADC 使用 RF 取樣方法,直接擷取 RF 輸入訊號。ADC32RF45 是雙通道、14 位元、3GSPS RF 取樣 ADC。3dB 輸入頻寬為 3.2GHz,可擷取高達 4GHz 的訊號。此設計展示使用 LMX2582 的時脈解決方案,可在微波回程應用中使用的較高輸入頻率下,實現 ADC32RF45 最佳的 SNR 性能。
Design guide: PDF
電路圖: PDF
封裝 針腳 CAD 符號、佔位空間與 3D 模型
VQFN (RHA) 40 Ultra Librarian

訂購與品質

內含資訊:
  • RoHS
  • REACH
  • 產品標記
  • 鉛塗層/球物料
  • MSL 等級/回焊峰值
  • MTBF/FIT 估算值
  • 材料內容
  • 認證摘要
  • 進行中的可靠性監測
內含資訊:
  • 晶圓廠位置
  • 組裝地點

建議產品可能具有與此 TI 產品相關的參數、評估模組或參考設計。

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援。​​​​​​​​​​​​​​

影片