產品詳細資料

Number of outputs 2 Additive RMS jitter (typ) (fs) 70 Core supply voltage (V) 2.5, 3.3 Output supply voltage (V) 2.5, 3.3 Output skew (ps) 50 Operating temperature range (°C) -40 to 85 Rating Catalog Output type LVCMOS Input type LVCMOS
Number of outputs 2 Additive RMS jitter (typ) (fs) 70 Core supply voltage (V) 2.5, 3.3 Output supply voltage (V) 2.5, 3.3 Output skew (ps) 50 Operating temperature range (°C) -40 to 85 Rating Catalog Output type LVCMOS Input type LVCMOS
TSSOP (PW) 8 19.2 mm² 3 x 6.4
  • High-Performance 1:2, 1:3, 1:4, 1:6, 1:8, 1:10, 1:12 LVCMOS Clock Buffer Family
  • Very Low Pin-to-Pin Skew < 50 ps
  • Very Low Additive Jitter < 100 fs
  • Supply Voltage: 3.3 V or 2.5 V
  • fmax = 250 MHz for 3.3 V
    fmax = 180 MHz for 2.5 V
  • Operating Temperature Range: –40°C to 85°C
  • Available in 8-, 14-, 16-, 20-, 24-Pin TSSOP Package (All Pin-Compatible)
  • High-Performance 1:2, 1:3, 1:4, 1:6, 1:8, 1:10, 1:12 LVCMOS Clock Buffer Family
  • Very Low Pin-to-Pin Skew < 50 ps
  • Very Low Additive Jitter < 100 fs
  • Supply Voltage: 3.3 V or 2.5 V
  • fmax = 250 MHz for 3.3 V
    fmax = 180 MHz for 2.5 V
  • Operating Temperature Range: –40°C to 85°C
  • Available in 8-, 14-, 16-, 20-, 24-Pin TSSOP Package (All Pin-Compatible)

The CDCLVC11xx is a modular, high-performance, low-skew, general-purpose clock buffer family from Texas Instruments.

The entire family is designed with a modular approach in mind. It is intended to round up TI’s series of LVCMOS clock generators.

Seven different fan-out variations, 1:2 to 1:12, are available. All of the devices are pin-compatible to each other for easy handling.

All family members share the same high performing characteristics such as low additive jitter, low skew, and wide operating temperature range.

The CDCLVC11xx supports an asynchronous output enable control (1G) which switches the outputs into a low state when 1G is low.

The CDCLVC11xx family operates in a 2.5-V and
3.3-V environment and are characterized for operation from –40°C to 85°C.

The CDCLVC11xx is a modular, high-performance, low-skew, general-purpose clock buffer family from Texas Instruments.

The entire family is designed with a modular approach in mind. It is intended to round up TI’s series of LVCMOS clock generators.

Seven different fan-out variations, 1:2 to 1:12, are available. All of the devices are pin-compatible to each other for easy handling.

All family members share the same high performing characteristics such as low additive jitter, low skew, and wide operating temperature range.

The CDCLVC11xx supports an asynchronous output enable control (1G) which switches the outputs into a low state when 1G is low.

The CDCLVC11xx family operates in a 2.5-V and
3.3-V environment and are characterized for operation from –40°C to 85°C.

下載 觀看有字幕稿的影片 影片

您可能會感興趣的類似產品

open-in-new 比較替代產品
引腳對引腳且具備與所比較裝置相同的功能
LMK1C1102 現行 2 通道輸出 LVCMOS 1.8-V 緩衝器 LMK1C1102 is parametrically superior to the CDCLVC1102, more cost-effective than the CDCLVC1102, and has added features, such as synchronous output enable.

技術文件

star =TI 所選的此產品重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 3
重要文件 類型 標題 格式選項 日期
* Data sheet CDCLVC11xx 3.3-V and 2.5-V LVCMOS High-Performance Clock Buffer Family datasheet (Rev. B) PDF | HTML 2017年 2月 24日
Application note Sine to Square Wave Conversion Using Clock Buffers PDF | HTML 2024年 9月 3日
Application note How to Apply 1.8-V Signals to 3.3-V CDCLVC11xx Fanout Clock Buffer 2010年 11月 30日

設計與開發

如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。

開發板

CDCLVC1104EVM — CDCLVC1104 評估模組

The CDCLVC1104 is a high-performance, low-additive phase noise LVCMOS clock buffer. It has one LVCMOS input and four LVCMOS outputs. It also has an enable pin. This evaluation module (EVM) is designed to demonstrate the electrical performance of the CDCLVC1104. However, this EVM can also be used (...)
使用指南: PDF
TI.com 無法提供
開發板

DLPDLCR4710EVM-G2 — Full HD DLP4710 晶片組評估模組

DLP® LightCrafter Display 4710 EVM-G2 是易於使用、隨插即用的評估平台,適用於 Full HD DLP4710 晶片組。DLP4710 晶片組專為各種顯示應用所設計,例如行動投影機、無螢幕電視、互動式顯示器和數位看板。DLP4710 晶片組由 DLP4710 (.47 1080p) Full HD DMD、DLPC3439 顯示控制器和 DLPA3005 PMIC/LED 驅動器。這款尺寸小巧的 EVM 配備可立即生產的光學引擎,並提供解析度 (Full HD)、亮度和可編程性的強大組合。

DLPDLCR4710EVM-G2 (...)
使用指南: PDF
模擬型號

CDCLVC1102/03/04/06/08/10/12 IBIS Model (Rev. B)

SLLM088B.ZIP (263 KB) - IBIS Model
設計工具

CLOCK-TREE-ARCHITECT — 時鐘樹架構程式設計軟體

時鐘樹架構是一款時鐘樹合成工具,可根據您的系統需求產生時鐘樹解決方案,進而簡化您的設計流程。此工具可從廣泛的計時產品資料庫中汲取資料,產生系統級多晶片計時解決方案。
設計工具

PLLATINUMSIM-SW PLL loop filter, phase noise, lock time, and spur simulation tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

支援產品和硬體

支援產品和硬體

下載選項
模擬工具

PSPICE-FOR-TI — PSpice® for TI 設計與模擬工具

PSpice® for TI 是有助於評估類比電路功能的設計和模擬環境。這款全功能設計和模擬套件使用 Cadence® 的類比分析引擎。PSpice for TI 包括業界最大的模型庫之一,涵蓋我們的類比和電源產品組合,以及特定類比行為模型,且使用無需支付費用。

PSpice for TI 設計和模擬環境可讓您使用其內建函式庫來模擬複雜的混合訊號設計。在進行佈局和製造之前,建立完整的終端設備設計和解決方案原型,進而縮短上市時間並降低開發成本。 

在 PSpice for TI 設計與模擬工具中,您可以搜尋 TI (...)
參考設計

TIDA-00207 — 符合 EN55011 規範、工業溫度、10/100Mbps 乙太網路 PHY 磚參考設計

此乙太網路 PHY 磚參考設計讓德州儀器的客戶能夠使用完全遵循 EN5501 A 類 EMI 要求的 TI 工業乙太網路 PHY 收發器裝置,快速設計系統並將其上市。提供 50 接腳介面以介接 32 位元 Cortex M4 處理器架構的控制器電路板。  電路板採用小巧外型尺寸 (2 英吋 x 3 英吋) 設計,可輕易融入現有產品。 

此參考設計展示了 DP83848K 乙太網路 PHY 收發器裝置的進階性能,支援 10/100 Base-T 並符合 IEEE 802.3 標準。整個參考設計皆以單電源供電 (5V 含板載穩壓器或 3.3V) 運作。乙太網路 PHY (...)

Design guide: PDF
電路圖: PDF
參考設計

TIDA-00928 — 採用光纖或雙絞線介面、符合 EMI/EMC 規範的 10/100 Mbps 乙太網路 Brick 參考設計

此乙太網路磚型參考設計提供的簡化解決方案,無需使用多個電路板以因應銅或光纖介面。其使用小尺寸、低功率的 10/100 Mbps 乙太網路收發器以縮減電路板尺寸,進而實現成本最佳化且可擴充的解決方案,並且減少在高溫工業應用中的耗電量。DP83822 提供所有必要的實體層功能,以透過兩條標準雙絞線傳輸和接收資料,或是連接至外部光纖(SC、ST 或 SFP)收發器。此設計可讓您選擇使用固定或可編程 LDO 來配置類比與 IO 電源的不同電源供應位準。磚型設計為透過內部 MAC 介接至 TM4C129X TIVA™ MCU。此設計為根據 IEC61000-4 標準等級 4 對輻射放射、ESD 和 (...)
Design guide: PDF
電路圖: PDF
參考設計

TIDA-00810 — 用於測量保護繼電器內的 AC 電壓和電流且具有 Delta-Sigma 晶片診斷功能的參考設計

TIDA-00810 參考設計可準確測量類比輸入性能,並包含晶片診斷,藉由使用高準確度 AC 電壓及電流量測類比前端 (AFE) 和四通道、24 位元同時取樣差動輸入 ΔΣ ADC 測量過寬動態範圍,協助及早找出電源系統故障。將 ADC 配置為測量 0-5 V 單極。使用具 2.5 V DC 輸出位準偏移的固定增益放大器,將輸入調整至 ADC 測量範圍。AFE 可用於測量電流變壓器、具類比隔離的電位分壓器,以及 Rogowski 主動積分器的輸出。AFE 使用 10 位元低解析度漸進法暫存器 (SAR) ADC 與 24 位元 ∑-∆ ADC 並聯,以進行 ADS131A04 診斷。
Design guide: PDF
電路圖: PDF
參考設計

TIDA-00835 — 採用 24 位元 Delta-Sigma ADC 的高準確度 ±0.5% 電流和隔離式電壓量測參考設計

TIDA-00835 參考設計採用雙極輸入配置,結合具有四通道、24 位元同時取樣差動輸入的 ΔΣ ADC,在寬動態範圍內進行精確的電壓和電流測量。配置 ADC 來測量 ±2.5V 雙極輸入。  使用固定增益放大器,將輸入調整至 ±2.5V 的 ADC 測量範圍。此 AFE 使用通用外部時脈將兩個 ADC 串接在一起,將輸入通道數量擴充至八個,並同時取樣所有輸入通道。每個模組擁有更多測量通道,可降低整體系統成本。
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01226 — 採用 DLP Pico 技術的精巧型 Full HD 1080p (高達 16 安培) 投影顯示參考設計

這款參考設計配備 DLP Pico™ 0.47 吋 TRP Full-HD 1080p 顯示晶片組,並在 DLP LightCrafter Display 4710 G2 評估模組 (EVM) 中實作,可讓 Full-HD 解析度用於投影顯示應用,例如配件投影機、無螢幕顯示器、互動式顯示器、穿戴式裝置(包括頭戴式顯示器)、看板、工業和醫療顯示器。此設計採用的晶片組包括 DLP4710 (.47 1080p) DMD、DLPC3439 顯示控制器及 DLPA3005 PMIC/LED 驅動器。
Design guide: PDF
電路圖: PDF
封裝 針腳 CAD 符號、佔位空間與 3D 模型
TSSOP (PW) 8 Ultra Librarian

訂購與品質

內含資訊:
  • RoHS
  • REACH
  • 產品標記
  • 鉛塗層/球物料
  • MSL 等級/回焊峰值
  • MTBF/FIT 估算值
  • 材料內容
  • 認證摘要
  • 進行中的可靠性監測
內含資訊:
  • 晶圓廠位置
  • 組裝地點

建議產品可能具有與此 TI 產品相關的參數、評估模組或參考設計。

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援。​​​​​​​​​​​​​​

影片