產品詳細資料

Output type HCSL, LVDS, LVPECL Output frequency (MHz) 1000 Stability (ppm) 50 Supply voltage (V) 3.3 Operating temperature range (°C) -40 to 85 Jitter (ps) 0.1
Output type HCSL, LVDS, LVPECL Output frequency (MHz) 1000 Stability (ppm) 50 Supply voltage (V) 3.3 Operating temperature range (°C) -40 to 85 Jitter (ps) 0.1
QFM (SIA) 8 12.25 mm² 3.5 x 3.5
  • Ultra-Low Noise, High Performance
    • Jitter: 90fs RMS Typical fOUT > 100MHz
    • PSRR: –70dBc, Robust Supply Noise Immunity
  • Flexible Output Format; User Selectable
    • LVPECL up to 1GHz
    • LVDS up to 900MHz
    • HCSL up to 400MHz
  • Total Frequency Tolerance of ±50ppm
  • System Level Features
    • Frequency Margining: Fine and Coarse
    • Internal EEPROM: User Configurable Default Settings
  • Other Features
    • Device Control: I2C
    • 3.3V Operating Voltage
    • Industrial Temperature Range (–40°C to +85°C)
    • 7mm × 5mm 8-Pin Package
    • Create a Custom Design Using the LMK61E2 With the WEBENCH Power Designer
  • Ultra-Low Noise, High Performance
    • Jitter: 90fs RMS Typical fOUT > 100MHz
    • PSRR: –70dBc, Robust Supply Noise Immunity
  • Flexible Output Format; User Selectable
    • LVPECL up to 1GHz
    • LVDS up to 900MHz
    • HCSL up to 400MHz
  • Total Frequency Tolerance of ±50ppm
  • System Level Features
    • Frequency Margining: Fine and Coarse
    • Internal EEPROM: User Configurable Default Settings
  • Other Features
    • Device Control: I2C
    • 3.3V Operating Voltage
    • Industrial Temperature Range (–40°C to +85°C)
    • 7mm × 5mm 8-Pin Package
    • Create a Custom Design Using the LMK61E2 With the WEBENCH Power Designer

The LMK61E2 device is an ultra-low jitter PLLatinum™ programmable oscillator with a fractional-N frequency synthesizer with integrated VCO that generates commonly used reference clocks. The outputs can be configured as LVPECL, LVDS, or HCSL.

The device features self start-up from on-chip EEPROM that is factory programmed to generate 156.25MHz LVPECL output. The device registers and EEPROM settings are fully programmable in-system through I2C serial interface. Internal power conditioning provide excellent power supply ripple rejection (PSRR), reducing the cost and complexity of the power delivery network. The device operates from a single 3.3V ± 5% supply.

The device provides fine and coarse frequency margining options through I2C serial interface to support system design verification tests (DVT), such as standard compliance and system timing margin testing.

The LMK61E2 device is an ultra-low jitter PLLatinum™ programmable oscillator with a fractional-N frequency synthesizer with integrated VCO that generates commonly used reference clocks. The outputs can be configured as LVPECL, LVDS, or HCSL.

The device features self start-up from on-chip EEPROM that is factory programmed to generate 156.25MHz LVPECL output. The device registers and EEPROM settings are fully programmable in-system through I2C serial interface. Internal power conditioning provide excellent power supply ripple rejection (PSRR), reducing the cost and complexity of the power delivery network. The device operates from a single 3.3V ± 5% supply.

The device provides fine and coarse frequency margining options through I2C serial interface to support system design verification tests (DVT), such as standard compliance and system timing margin testing.

下載 觀看有字幕稿的影片 影片

您可能會感興趣的類似產品

open-in-new 比較替代產品
功能相同,但引腳輸出與所比較的裝置不同
LMK6C 現行 低抖動、高效能、突破性體聲波 (BAW) 固定頻率 LVCMOS 振盪器 Small package with BAW technology
LMK6D 現行 低抖動、高效能、突破性體聲波 (BAW) 固定頻率 LVDS 振盪器 Small package, improved performance, fixed-frequency LVDS oscillator with BAW technology
LMK6H 現行 低抖動、高效能、突破性體聲波 (BAW) 固定頻率 HCSL 振盪器 Small package, improved performance, fixed-frequency HCSL oscillator with BAW technology
LMK6P 現行 低抖動、高效能、突破性體聲波 (BAW) 固定頻率 LVPECL 振盪器 Small package, improved performance, fixed-frequency LVPECL oscillator with BAW technology

技術文件

star =TI 所選的此產品重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 10
重要文件 類型 標題 格式選項 日期
* Data sheet LMK61E2 Ultra-Low Jitter Programmable Oscillator With Internal EEPROM datasheet (Rev. C) PDF | HTML 2025年 5月 30日
Technical article Clock tree fundamentals: finding the right clocking devices for your design PDF | HTML 2021年 3月 24日
Application note Clocking for Medical Ultrasound Systems (Rev. A) PDF | HTML 2020年 9月 30日
Technical article Step-by-step considerations for designing wide-bandwidth multichannel systems PDF | HTML 2019年 6月 4日
Technical article Preparing for 5G applications: sync your multichannel JESD204B data acquisition sy PDF | HTML 2017年 8月 28日
Application note Vibration and Shock Sensitivity: A Comparative Study of Oscillators 2017年 1月 11日
Technical article Complete clock-tree solutions that make a hardware designer’s life easier PDF | HTML 2016年 3月 10日
Technical article How to select an optimal clocking solution for your FPGA-based design PDF | HTML 2015年 12月 9日
Application note Time Domain Jitter Measurement Consideration for Low-Noise Oscillators PDF | HTML 2015年 10月 5日
Application note Frequency Margining Using TI's High Performance Programmable Oscillators 2015年 10月 2日

設計與開發

如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。

開發板

LMK05028EVM — LMK05028 網路時鐘產生器和同步器評估模組

LMK05028EVM 是適用於 LMK05028 網路時鐘產生器和同步器的評估模組。EVM 可用於裝置評估、合規測試和系統原型設計。
LMK05028 整合了兩個數位 PLL (DPLL) 與可編程頻寬,可用於輸入漂移和抖動衰減。EVM 包括 SMA 連接器,用於時鐘輸入、振盪器輸入和時鐘輸出,以便與 50-Ω 測試設備介接。板載 XO 和 TCXO 選項可用來對 LMK05028 操作時的自由運轉、鎖定或維持模式進行評估。EVM 可透過板載 USB 微控制器 (MCU) 介面,使用配備 TI TICS Pro 軟體圖形使用者介面 (GUI) 的 PC 進行配置。TiCS Pro 可用於將 (...)

使用指南: PDF
TI.com 無法提供
開發板

LMK61E2EVM — LMK61E2EVM 超低抖動且可程式編輯之振盪器的評估模組

The LMK61E2EVM evaluation modules provides a complete platform to evaluate the 90-fs RMS jitter performance and configurability of the Texas Instruments LMK61E2 Ultra-Low Jitter Programmable Differential Oscillator with integrated EEPROM and frequency margining capabilities.

The LMK61E2EVM can be (...)

使用指南: PDF
TI.com 無法提供
軟體程式設計工具

SNAC074 LMK61xx Oscillator Programming Tool

支援產品和硬體

支援產品和硬體

支援軟體

TICSPRO-SW TICS Pro GUI and Live Programming Tool for Clocking Devices

Texas Instruments clocks and synthesizers (TICS) pro software is used to program the evaluation modules (EVMs) for product numbers with these prefixes: CDC, LMK and LMX. These products include phase-locked loops and voltage-controlled oscillators (PLL+VCO), synthesizers and clocking devices.

支援產品和硬體

支援產品和硬體

下載選項
模擬型號

LMK61E2 IBIS MODEL

SLYM078.ZIP (16 KB) - IBIS Model
設計工具

CLOCK-TREE-ARCHITECT — 時鐘樹架構程式設計軟體

時鐘樹架構是一款時鐘樹合成工具,可根據您的系統需求產生時鐘樹解決方案,進而簡化您的設計流程。此工具可從廣泛的計時產品資料庫中汲取資料,產生系統級多晶片計時解決方案。
設計工具

PLLATINUMSIM-SW PLL loop filter, phase noise, lock time, and spur simulation tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

支援產品和硬體

支援產品和硬體

下載選項
模擬工具

PSPICE-FOR-TI — PSpice® for TI 設計與模擬工具

PSpice® for TI 是有助於評估類比電路功能的設計和模擬環境。這款全功能設計和模擬套件使用 Cadence® 的類比分析引擎。PSpice for TI 包括業界最大的模型庫之一,涵蓋我們的類比和電源產品組合,以及特定類比行為模型,且使用無需支付費用。

PSpice for TI 設計和模擬環境可讓您使用其內建函式庫來模擬複雜的混合訊號設計。在進行佈局和製造之前,建立完整的終端設備設計和解決方案原型,進而縮短上市時間並降低開發成本。 

在 PSpice for TI 設計與模擬工具中,您可以搜尋 TI (...)

許多 TI 參考設計包含 LMK61E2

使用我們的參考設計選擇工具,以檢視並找出最適合您的應用和參數的設計。

封裝 針腳 CAD 符號、佔位空間與 3D 模型
QFM (SIA) 8 Ultra Librarian

訂購與品質

內含資訊:
  • RoHS
  • REACH
  • 產品標記
  • 鉛塗層/球物料
  • MSL 等級/回焊峰值
  • MTBF/FIT 估算值
  • 材料內容
  • 認證摘要
  • 進行中的可靠性監測
內含資訊:
  • 晶圓廠位置
  • 組裝地點

建議產品可能具有與此 TI 產品相關的參數、評估模組或參考設計。

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援。​​​​​​​​​​​​​​

影片