이 제품의 최신 버전이 있습니다

open-in-new 대안 비교
비교 대상 장치와 유사한 기능
ADC3668 활성 LVDS 인터페이스 및 최대 32768x 데시메이션 기능을 갖춘 16비트 2채널 250MSPS ADC Lower power

제품 상세 정보

Sample rate (max) (Msps) 250 Resolution (Bits) 16 Number of input channels 2 Interface type DDR LVDS, QDR LVDS Analog input BW (MHz) 900 Features High Performance Rating Catalog Peak-to-peak input voltage range (V) 2.5 Power consumption (typ) (mW) 1640 Architecture Pipeline SNR (dB) 75.8 ENOB (Bits) 12.03 SFDR (dB) 90 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 250 Resolution (Bits) 16 Number of input channels 2 Interface type DDR LVDS, QDR LVDS Analog input BW (MHz) 900 Features High Performance Rating Catalog Peak-to-peak input voltage range (V) 2.5 Power consumption (typ) (mW) 1640 Architecture Pipeline SNR (dB) 75.8 ENOB (Bits) 12.03 SFDR (dB) 90 Operating temperature range (°C) -40 to 85 Input buffer Yes
VQFN (RGC) 64 81 mm² 9 x 9
  • Dual Channel
  • 14- and 16-Bit Resolution
  • Maximum Clock Rate: 250 MSPS
  • Analog Input Buffer with High Impedance Input
  • Flexible Input Clock Buffer with
    Divide-by-1, -2, and -4
  • 2-VPP and 2.5-VPP Differential Full-Scale Input (SPI-Programmable)
  • DDR or QDR LVDS Interface
  • 64-Pin VQFN Package (9-mm × 9-mm)
  • Power Dissipation: 820 mW/ch
  • Aperture Jitter: 85 fS
  • Internal Dither
  • Channel Isolation: 100 dB
  • Performance at fIN = 170 MHz at 2 VPP, –1 dBFS
    • SNR: 73.2 dBFS
    • SFDR:
      • 87 dBc (HD2 and HD3)
      • 100 dBc (Non HD2 and HD3)
  • Performance at fIN = 170 MHz:
    2.5 VPP, –1 dBFS
    • SNR: 74.9 dBFS
    • SFDR:
      • 85 dBc (HD2 and HD3)
      • 97 dBc (Non HD2 and HD3)
  • Dual Channel
  • 14- and 16-Bit Resolution
  • Maximum Clock Rate: 250 MSPS
  • Analog Input Buffer with High Impedance Input
  • Flexible Input Clock Buffer with
    Divide-by-1, -2, and -4
  • 2-VPP and 2.5-VPP Differential Full-Scale Input (SPI-Programmable)
  • DDR or QDR LVDS Interface
  • 64-Pin VQFN Package (9-mm × 9-mm)
  • Power Dissipation: 820 mW/ch
  • Aperture Jitter: 85 fS
  • Internal Dither
  • Channel Isolation: 100 dB
  • Performance at fIN = 170 MHz at 2 VPP, –1 dBFS
    • SNR: 73.2 dBFS
    • SFDR:
      • 87 dBc (HD2 and HD3)
      • 100 dBc (Non HD2 and HD3)
  • Performance at fIN = 170 MHz:
    2.5 VPP, –1 dBFS
    • SNR: 74.9 dBFS
    • SFDR:
      • 85 dBc (HD2 and HD3)
      • 97 dBc (Non HD2 and HD3)

The ADS42LB49 and ADS42LB69 are a family of high-linearity, dual-channel, 14- and 16-bit,
250-MSPS, analog-to-digital converters (ADCs) supporting DDR and QDR LVDS output interfaces. The buffered analog input provides uniform input impedance across a wide frequency range while minimizing sample-and-hold glitch energy. A sampling clock divider allows more flexibility for system clock architecture design. The ADS42LBx9 provides excellent spurious-free dynamic range (SFDR) over a large input frequency range with low-power consumption.

For all available packages, see the orderable addendum at the end of the datasheet.

The ADS42LB49 and ADS42LB69 are a family of high-linearity, dual-channel, 14- and 16-bit,
250-MSPS, analog-to-digital converters (ADCs) supporting DDR and QDR LVDS output interfaces. The buffered analog input provides uniform input impedance across a wide frequency range while minimizing sample-and-hold glitch energy. A sampling clock divider allows more flexibility for system clock architecture design. The ADS42LBx9 provides excellent spurious-free dynamic range (SFDR) over a large input frequency range with low-power consumption.

For all available packages, see the orderable addendum at the end of the datasheet.

다운로드 스크립트와 함께 비디오 보기 비디오

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
7개 모두 보기
상위 문서 유형 직함 형식 옵션 날짜
* Data sheet ADS42LBx9 14- and 16-Bit, 250-MSPS, Analog-to-Digital Converters datasheet (Rev. F) PDF | HTML 2016/05/02
Application note Correcting the Low-Frequency Response of the ADS42LBxx, ADS42JBxx for Time-Domai 2016/05/02
Application note Design Considerations for Avoiding Timing Errors during High-Speed ADC, LVDS Dat (Rev. A) 2015/05/22
Application note Signal Chain Noise Figure Analysis 2014/10/29
Application note Why Use Oversampling when Undersampling Can Do the Job? (Rev. A) 2013/07/19
Application note LMK04828 as a Clock Source for the ADS42JB69 2012/11/14
User guide Interfacing Altera FPGAs to ADS4249 and DAC3482 (TIDA-00069 Reference Guide) 2012/07/10

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

ADS42LB69EVM — ADS42LB69 듀얼 채널, 16비트, 250MSPS 아날로그-디지털 컨버터 평가 모듈

ADS42LB69EVM은 텍사스 인스트루먼트의 ADS42LB69을 평가할 수 있는 EVM(평가 모듈)입니다. ADS42LB69는 버퍼링된 아날로그 입력과 LVDS 출력을 지원하는 저전력, 16비트, 250MSPS ADC(아날로그-디지털 컨버터)입니다. EVM(평가 모듈)은 광범위한 신호 소스 및 주파수를 수용하기 위해 변압기 커플링 방식의 아날로그 및 클록 입력을 갖추고 있습니다. ADS42LB69는 사용하기 쉬운 소프트웨어 GUI를 통해 제어할 수 있어 다양한 용도로 빠르게 구성할 수 있습니다.

ADS42LB69EVM은 모든 (...)

사용 설명서: PDF
TI.com에서 구매할 수 없음
평가 모듈(EVM)용 GUI

DATACONVERTERPRO-SW High Speed Data Converter Pro GUI Installer, v5.31

This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

평가 모듈(EVM)용 GUI

SLAC542 ADS42LBx9 GUI v2p0

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

시뮬레이션 모델

ADS42LB69 IBIS Model

SLAM169.ZIP (31 KB) - IBIS Model
계산 툴

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

설계 툴

SBAC119 TIGAR (Texas Instruments Graphical Evaluation of ADC Response Tool)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)
패키지 CAD 기호, 풋프린트 및 3D 모델
VQFN (RGC) 64 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상