제품 상세 정보

Sample rate (max) (Msps) 65 Resolution (Bits) 14 Number of input channels 1 Interface type CMOS Analog input BW (MHz) 900 Features High Dynamic Range, High Performance, Low Power Rating Catalog Peak-to-peak input voltage range (V) 2.25 Power consumption (typ) (mW) 84 Architecture SAR SNR (dB) 79 ENOB (Bits) 12.8 SFDR (dB) 90 Operating temperature range (°C) -40 to 105 Input buffer No
Sample rate (max) (Msps) 65 Resolution (Bits) 14 Number of input channels 1 Interface type CMOS Analog input BW (MHz) 900 Features High Dynamic Range, High Performance, Low Power Rating Catalog Peak-to-peak input voltage range (V) 2.25 Power consumption (typ) (mW) 84 Architecture SAR SNR (dB) 79 ENOB (Bits) 12.8 SFDR (dB) 90 Operating temperature range (°C) -40 to 105 Input buffer No
WQFN (RSB) 40 25 mm² 5 x 5
  • 14-bit 10/25/65 MSPS ADC
  • Noise floor: –155 dBFS/Hz
  • Ultra-low power with optimized power scaling: 35 mW (10 MSPS) to 84 mW (65 MSPS)
  • Latency: 1 clock cycle
  • INL: ±0.6 LSB; DNL: ±0.1 LSB
  • Reference: external or internal
  • Input Bandwidth: 900 MHz (3-dB)
  • Industrial temperature range: –40°C to +105°C
  • On-chip digital filter (optional)
    • Decimation by 2, 4, 8, 16, 32
    • 32-bit NCO
  • SDR/DDR and Serial CMOS interface
  • Small footprint: 40-WQFN (5 mm × 5 mm) package
  • Single 1.8-V supply
  • Spectral Performance (fIN = 10 MHz):
    • SNR: 79.0 dBFS
    • SFDR: 87 dBc HD2, HD3
    • SFDR: 99 dBFS Worst Spur
  • Spectral Performance (fIN = 64 MHz):
    • SNR: 78.0 dBFS
    • SFDR: 70 dBc HD2, HD3
    • SFDR: 91 dBFS Worst Spur
  • 14-bit 10/25/65 MSPS ADC
  • Noise floor: –155 dBFS/Hz
  • Ultra-low power with optimized power scaling: 35 mW (10 MSPS) to 84 mW (65 MSPS)
  • Latency: 1 clock cycle
  • INL: ±0.6 LSB; DNL: ±0.1 LSB
  • Reference: external or internal
  • Input Bandwidth: 900 MHz (3-dB)
  • Industrial temperature range: –40°C to +105°C
  • On-chip digital filter (optional)
    • Decimation by 2, 4, 8, 16, 32
    • 32-bit NCO
  • SDR/DDR and Serial CMOS interface
  • Small footprint: 40-WQFN (5 mm × 5 mm) package
  • Single 1.8-V supply
  • Spectral Performance (fIN = 10 MHz):
    • SNR: 79.0 dBFS
    • SFDR: 87 dBc HD2, HD3
    • SFDR: 99 dBFS Worst Spur
  • Spectral Performance (fIN = 64 MHz):
    • SNR: 78.0 dBFS
    • SFDR: 70 dBc HD2, HD3
    • SFDR: 91 dBFS Worst Spur

The ADC3541, ADC3542 and ADC3543 (ADC354x) family of devices are low-noise, ultra-low power, 14-bit, 10 to 65-MSPS, high-speed analog-to-digital converters (ADCs). Designed for low power consumption, these devices deliver a noise spectral density of –155 dBFS/Hz. The ADC354x offers great dc precision together with IF sampling support, which make these devices an excellent choice for a wide range of applications. High-speed control loops benefit from the short latency of only one clock cycle. The ADC consumes only 79 mW at 65 MSPS, and the power consumption scales very well with lower sampling rates.

The ADC354x uses an SDR, DDR or a serial CMOS interface to output the data offering the lowest power digital interface, together with the flexibility to minimize the number of digital interconnects. These devices are a pin-to-pin compatible family with different speed grades. These devices support the extended industrial temperature range of –40°C to +105⁰C.

The ADC3541, ADC3542 and ADC3543 (ADC354x) family of devices are low-noise, ultra-low power, 14-bit, 10 to 65-MSPS, high-speed analog-to-digital converters (ADCs). Designed for low power consumption, these devices deliver a noise spectral density of –155 dBFS/Hz. The ADC354x offers great dc precision together with IF sampling support, which make these devices an excellent choice for a wide range of applications. High-speed control loops benefit from the short latency of only one clock cycle. The ADC consumes only 79 mW at 65 MSPS, and the power consumption scales very well with lower sampling rates.

The ADC354x uses an SDR, DDR or a serial CMOS interface to output the data offering the lowest power digital interface, together with the flexibility to minimize the number of digital interconnects. These devices are a pin-to-pin compatible family with different speed grades. These devices support the extended industrial temperature range of –40°C to +105⁰C.

다운로드 스크립트와 함께 비디오 보기 비디오

TI의 ADC3660 제품군은 증폭기/데이터 변환 카테고리에서 2021년 WEAA(World Electronics Achievement Awards)를 수상했습니다.

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
6개 모두 보기
상위 문서 유형 직함 형식 옵션 날짜
* Data sheet ADC354x 14-bit, 10-MSPS to 65-MSPS, Low-noise, Ultra-low Power ADC datasheet (Rev. C) PDF | HTML 2022/12/15
Application note Sampling the DC Bin: Designing DC-Coupled Amplifier Frontends for High-Speed ADCs PDF | HTML 2026/01/29
Certificate ADC3543EVM EU Declaration of Conformity (DoC) 2025/05/06
Application note High-Speed ADC: How to Properly Terminate Single-ended CMOS Digital Outputs 2020/12/09
Application note High Speed SAR ADC: Data Rate, Performance, and Pin Count Optimization PDF | HTML 2020/12/08
Analog Design Journal How to simplify AFE filtering via high‐speed ADCs with internal digital filters 2020/01/10

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

ADC3541EVM — 단일 채널, 저잡음, 초저전력 및 저지연 ADC용 ADC3541 평가 모듈

ADC3541 평가 모듈(EVM)은 고속 ADC(아날로그-디지털 컨버터) ADC3541 제품군을 평가하기 위해 설계되었습니다. 이 EVM에는 CMOS 인터페이스를 지원하는 14비트, 싱글 채널 10MSPS ADC인 ADC3541이 장착되어 있습니다.
사용 설명서: PDF | HTML
평가 보드

ADC3543EVM — ADC354x 평가 모듈

ADC354x 평가 모듈(EVM)은 ADC3543 및 ADC3544를 포함한 고속 아날로그-디지털 컨(버터ADC) 제품군인 ADC36xx의 단일 채널 버전을 평가하기 위해 설계되었습니다. 이러한 ADC에는 구성 가능한 직렬 또는 병렬, LVCMOS(저전압 CMOS)데이터 인터페이스가 있습니다.
사용 설명서: PDF | HTML
TI.com에서 구매할 수 없음
평가 모듈(EVM)용 GUI

DATACONVERTERPRO-SW High Speed Data Converter Pro GUI Installer, v5.31

This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

시뮬레이션 모델

ADC35xx TINA-TI Reference Design

SBAM455.ZIP (158 KB) - TINA-TI Reference Design
시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)
패키지 CAD 기호, 풋프린트 및 3D 모델
WQFN (RSB) 40 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상