제품 상세 정보

Sample rate (max) (Msps) 10 Resolution (Bits) 18 Number of input channels 1 Interface type Serial LVDS Analog input BW (MHz) 900 Features High Dynamic Range, High Performance, Low Power Rating Catalog Peak-to-peak input voltage range (V) 3.2 Power consumption (typ) (mW) 77 Architecture SAR SNR (dB) 84.3 ENOB (Bits) 13.7 SFDR (dB) 89 Operating temperature range (°C) -40 to 105 Input buffer No
Sample rate (max) (Msps) 10 Resolution (Bits) 18 Number of input channels 1 Interface type Serial LVDS Analog input BW (MHz) 900 Features High Dynamic Range, High Performance, Low Power Rating Catalog Peak-to-peak input voltage range (V) 3.2 Power consumption (typ) (mW) 77 Architecture SAR SNR (dB) 84.3 ENOB (Bits) 13.7 SFDR (dB) 89 Operating temperature range (°C) -40 to 105 Input buffer No
WQFN (RSB) 40 25 mm² 5 x 5
  • 18-bit 10/25/65 MSPS ADC
  • Noise Floor: -160 dBFS/Hz
  • Ultra Low Power with Optimized Power Scaling: 77 mW (10 MSPS) to 119 mW (65 MSPS)
  • Latency: 1 clock cycle (1-wire SLVDS)
  • Specified 18-bit, no missing codes
  • INL/DNL: ±7/ ±0.7 LSB (typ)
  • Reference: External or Internal
  • Input Bandwidth: 900 MHz (3dB)
  • Industrial Temperature Range: -40 to +105°C
  • On-chip digital filter (optional)
    • Decimation by 2, 4, 8, 16, 32
    • 32-bit NCO
  • Serial LVDS digital interface (2-, 1- and 1/2-wire)
  • Small Footprint: 40-WQFN (5x5 mm) Package
  • Spectral Performance (fIN = 1 MHz):
    • SNR: 84.5 dBFS
    • SFDR: 95 dBc HD2, HD3
    • SFDR: 100 dBFS Worst Spur
  • Spectral Performance (fIN = 20 MHz):
    • SNR: 83.5 dBFS
    • SFDR: 90 dBc HD2, HD3
    • SFDR: 95 dBFS Worst Spur
  • 18-bit 10/25/65 MSPS ADC
  • Noise Floor: -160 dBFS/Hz
  • Ultra Low Power with Optimized Power Scaling: 77 mW (10 MSPS) to 119 mW (65 MSPS)
  • Latency: 1 clock cycle (1-wire SLVDS)
  • Specified 18-bit, no missing codes
  • INL/DNL: ±7/ ±0.7 LSB (typ)
  • Reference: External or Internal
  • Input Bandwidth: 900 MHz (3dB)
  • Industrial Temperature Range: -40 to +105°C
  • On-chip digital filter (optional)
    • Decimation by 2, 4, 8, 16, 32
    • 32-bit NCO
  • Serial LVDS digital interface (2-, 1- and 1/2-wire)
  • Small Footprint: 40-WQFN (5x5 mm) Package
  • Spectral Performance (fIN = 1 MHz):
    • SNR: 84.5 dBFS
    • SFDR: 95 dBc HD2, HD3
    • SFDR: 100 dBFS Worst Spur
  • Spectral Performance (fIN = 20 MHz):
    • SNR: 83.5 dBFS
    • SFDR: 90 dBc HD2, HD3
    • SFDR: 95 dBFS Worst Spur

The ADC358x is a low noise, ultra-low power 18-bit 65 MSPS high-speed ADC family. Designed for low noise performance, it delivers a noise spectral density of -160 dBFS/Hz combined with excellent linearity and dynamic range. The ADC358x offers very good DC precision together with IF sampling support which makes it suited for a wide range of applications. High-speed control loops benefit from the short latency as low as only 1 clock cycle. The ADC consumes only 119 mW at 65 Msps and its power consumption scales well with lower sampling rates.

The ADC358x uses a serial LVDS (SLVDS) interface to output the data which minimizes the number of digital interconnects. The device supports a one-lane and two-lane option. The ADC358x is a pin to pin compatible family with different speed grades. It comes in a 40-pin QFN package (5 x 5 mm) and supports the extended industrial temperature range from -40 to +105⁰C.

The ADC358x is a low noise, ultra-low power 18-bit 65 MSPS high-speed ADC family. Designed for low noise performance, it delivers a noise spectral density of -160 dBFS/Hz combined with excellent linearity and dynamic range. The ADC358x offers very good DC precision together with IF sampling support which makes it suited for a wide range of applications. High-speed control loops benefit from the short latency as low as only 1 clock cycle. The ADC consumes only 119 mW at 65 Msps and its power consumption scales well with lower sampling rates.

The ADC358x uses a serial LVDS (SLVDS) interface to output the data which minimizes the number of digital interconnects. The device supports a one-lane and two-lane option. The ADC358x is a pin to pin compatible family with different speed grades. It comes in a 40-pin QFN package (5 x 5 mm) and supports the extended industrial temperature range from -40 to +105⁰C.

다운로드 스크립트와 함께 비디오 보기 비디오

TI의 ADC3660 제품군은 증폭기/데이터 변환 카테고리에서 2021년 WEAA(World Electronics Achievement Awards)를 수상했습니다.

관심 가지실만한 유사 제품

open-in-new 대안 비교
비교 대상 장치보다 업그레이드된 기능을 지원하는 드롭인 대체품
ADC3583 활성 싱글 채널, 18비트, 65MSPS, 저잡음, 초저전력, 저지연 ADC P2P compatible with higher speed and higher resolution

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
2개 모두 보기
상위 문서 유형 직함 형식 옵션 날짜
* Data sheet ADC358x 18-bit 0.5 MSPS to 65 MSPS Low Noise Ultra-low Power ADC datasheet (Rev. A) PDF | HTML 2022/10/03
Analog Design Journal How to simplify AFE filtering via high‐speed ADCs with internal digital filters 2020/01/10

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

ADC3683EVM — ADC3683 듀얼 채널, 18비트, 65MSPS, 저잡음, 초저전력 ADC 평가 모듈

ADC3683 EVM(평가 모듈)은 고속 ADC(아날로그-디지털 컨버터)인 ADC3683 제품군을 평가하기 위해 설계되었습니다. 이 EVM에는 직렬 LVDS 인터페이스를 지원하는 18비트 듀얼 채널 65MSPS ADC인 ADC3683이 장착되어 있으며, 18비트 제품군에서 사용할 수 있는 모든 샘플 레이트와 단일 또는 듀얼 채널 장치를 평가할 수 있습니다.
사용 설명서: PDF | HTML
TI.com에서 구매할 수 없음
평가 보드

TSW1418EVM — 데이터 캡처 평가 모듈

TSW1418EVM은 고속 ADC(아날로그-디지털 컨버터)의 성능을 평가하는 데 사용되는 엔트리급 FMC 인터페이스 데이터 캡처 카드입니다. TSW1418EVM은 고품질, 저지터 클록 및 고품질 입력 주파수를 사용할 때 LVDS(저전압 차동 신호) 또는 CMOS(상보성 금속 산화막 반도체) 인터페이스를 통해 샘플링된 데이터를 캡처하여 데이터시트 성능 사양을 시연하는 데 사용됩니다. Xilinx® 기반 펌웨어를 사용하는 TSW1418EVM은 최대 950Mbps의 LVDS 속도와 최대 18개의 데이터 출력을 지원하도록 동적으로 (...)
사용 설명서: PDF | HTML
TI.com에서 구매할 수 없음
평가 모듈(EVM)용 GUI

DATACONVERTERPRO-SW High Speed Data Converter Pro GUI Installer, v5.31

This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

시뮬레이션 모델

ADC35xx TINA-TI Reference Design

SBAM455.ZIP (158 KB) - TINA-TI Reference Design
시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)
패키지 CAD 기호, 풋프린트 및 3D 모델
WQFN (RSB) 40 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상