ZHCSQH8A September 2025 – October 2025 TCAN5102-Q1
ADVANCE INFORMATION
图 7-70 显示了 SPI_FS,表 7-113 对其进行了介绍。
返回到汇总表。
SPI FIFO 状态
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| TXFSRE | RXFD | RXFB | |||||
| RH-1h | RH-0h | RH-0h | |||||
| 位 | 字段 | 类型 | 复位 | 说明 |
|---|---|---|---|---|
| 7 | TXFSRE | RH | 1h | TX FIFO 与移位寄存器是否为空。 这意味着已传输所有排队的数据,且控制器处于空闲状态。 FIFO 中没有任何内容,移位寄存器中也没有任何内容。 如果设置了此位,则可以安全地配置或禁用 SPI 控制器 注: 这不会考虑未完全写入的 TX FIFO 元素。 如果有一个已部分写入的 TX FIFO 元素,则该未传输的元素在元素已完全写入之前不会清除 IDLE 标志
|
| 6 | RXFD | RH | 0h | RX FIFO 是否包含 1 个或多个未读元素(SPI 传输)
|
| 5-0 | RXFB | RH | 0h | 存储在下一个 RX FIFO 元素中的 SPI 帧大小。 有效值为 0 至 63。 任何大于 63 的值都将反映为 63,剩余的值将在处理器读取数据时更新。 |