ZHCSQH8A September 2025 – October 2025 TCAN5102-Q1
ADVANCE INFORMATION
图 7-51 显示了 SPI_IR 寄存器,表 7-91 中对此进行了介绍。
返回到汇总表。
这是 SPI_IR 寄存器的可写镜像,便于读取和清除中断
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| TXL | TXA | RSVD | RXL | RXFL | RXN | ||
| R/W1C-0h | R/W1C-0h | R-0h | R/W1C-0h | R/W1C-0h | R/W1C-0h | ||
| 位 | 字段 | 类型 | 复位 | 说明 |
|---|---|---|---|---|
| 7 | TXL | R/W1C | 0h | 因 FIFO 填满导致 TX 消息丢失的中断 0h = 无 TX FIFO 消息丢失 1h = 尝试写入时因 FIFO 填满,TX FIFO 丢失 1 个消息(溢出) |
| 6 | TXA | R/W1C | 0h | TX 空间可用的中断 注: 当 SPI IP 被使能时,由于 FIFO 为空,此中断将置位 0h = 无 TX FIFO 空间可用的中断 1h = TX FIFO 已达到触发级别阈值 |
| 5-3 | RSVD | R | 0h | |
| 2 | RXL | R/W1C | 0h | RX 溢出/丢失消息中断 0h = RX FIFO 消息未丢失(无溢出)中断 1h = 由于 RX FIFO 填满(溢出中断),至少丢失了 1 个消息 |
| 1 | RXFL | R/W1C | 0h | RX 填充级别中断。 级别由 SPI_CTRL.RX_LVL_INT 设定 0h = 无 RX FIFO 填充级别中断 1h = RX FIFO 已达到填充级别 |
| 0 | RXN | R/W1C | 0h | RX 新消息中断 0h = 无新消息接收中断 1h = 已接收到新消息 |