ZHCAF29 March   2025 AM62L

 

  1.   1
  2.   摘要
  3.   商标
  4. 简介
    1. 1.1 用户指南使用指南
      1. 1.1.1 定制电路板设计 - 实施参考
      2. 1.1.2 特定处理器系列用户指南
      3. 1.1.3 原理图设计指南
      4. 1.1.4 原理图审阅检查清单
      5. 1.1.5 用户指南使用指南的常见问题解答参考
    2. 1.2 处理器列表
      1. 1.2.1 AM62Lx 处理器系列
  5. 相关配套资料
    1. 2.1 常用和适用配套资料的链接
    2. 2.2 定制电路板设计硬件设计注意事项
  6. 处理器选择
    1. 3.1 AM62Lx 处理器系列变更摘要(相对于 AM62x 处理器系列)
    2. 3.2 数据表用例和参考的版本
    3. 3.3 处理器选择(OPN 可订购器件型号)
    4. 3.4 外设实例命名约定
    5. 3.5 未使用的外设
    6. 3.6 处理器订购和质量
    7. 3.7 处理器选型检查清单
  7. 电源架构
    1. 4.1 生成电源轨
      1. 4.1.1 AM62Lx
        1. 4.1.1.1 电源管理 IC (PMIC)
          1. 4.1.1.1.1 TPS65214x 基于 PMIC 的电源架构检查清单
          2. 4.1.1.1.2 其他参考内容
        2. 4.1.1.2 分立式电源
          1. 4.1.1.2.1 直流/直流转换器
          2. 4.1.1.2.2 LDO
          3. 4.1.1.2.3 分立式电源检查清单
    2. 4.2 电源控制和电路保护
      1. 4.2.1 负载开关(电源开关)
        1. 4.2.1.1 负载开关检查清单
      2. 4.2.2 电子保险丝 IC(电源开关和保护)
  8. 一般建议
    1. 5.1 处理器性能评估模块 (EVM)
      1. 5.1.1 评估模块检查清单
    2. 5.2 处理器特定 EVM 与数据表
      1. 5.2.1 有关元件选择的注意事项
        1. 5.2.1.1 串联电阻
        2. 5.2.1.2 并联拉电阻
        3. 5.2.1.3 驱动强度配置
        4. 5.2.1.4 数据表建议
        5. 5.2.1.5 处理器 IO - 外部 ESD 保护
        6. 5.2.1.6 外设时钟输出串联电阻器
        7. 5.2.1.7 元件选型检查清单
      2. 5.2.2 有关重复使用 EVM 设计的额外信息
        1. 5.2.2.1 更新了 EVM 原理图(添加了设计、审核和 CAD 注解)
        2. 5.2.2.2 EVM 设计文件重复使用
          1. 5.2.2.2.1 模块化原理图部分
          2. 5.2.2.2.2 重复使用 EVM 设计检查清单
    3. 5.3 开始设计前
      1. 5.3.1  文档
      2. 5.3.2  处理器引脚属性(引脚排列)验证
      3. 5.3.3  器件比较、IOSET 和电压冲突
      4. 5.3.4  RSVD 预留引脚(信号)
      5. 5.3.5  PADCONFIG 寄存器注意事项
      6. 5.3.6  针对失效防护操作的处理器 IO(信号)隔离
      7. 5.3.7  处理器特定 EVM 的参考
      8. 5.3.8  高速接口设计指南
      9. 5.3.9  LVCMOS (GPIO) 输出的推荐拉电流或灌电流
      10. 5.3.10 将慢速斜升输入或电容器连接到 LVCMOS IO(输入或输出)
      11. 5.3.11 定制电路板设计过程中与处理器相关的疑问和说明
      12. 5.3.12 开始设计前检查清单
      13. 5.3.13 器件建议
  9. 特定于处理器的建议
    1. 6.1 通用(处理器启动)连接
      1. 6.1.1 电源
        1. 6.1.1.1 内核和外设的电源
          1. 6.1.1.1.1 电源斜升(转换率)要求和动态电压调节/更改
          2. 6.1.1.1.2 AM62Lx
          3. 6.1.1.1.3 其他信息
          4. 6.1.1.1.4 处理器内核和外设内核电源检查清单
          5. 6.1.1.1.5 外设模拟电源检查清单
        2. 6.1.1.2 IO 组的 IO 电源
          1. 6.1.1.2.1 IO 组的双电压 1.8V/3.3V IO 电源
            1. 6.1.1.2.1.1 IO 组的双电压 IO 电源检查清单
          2. 6.1.1.2.2 用于(外设)IO 组的固定电压 1.8V IO 电源
            1. 6.1.1.2.2.1 用于(外设)IO 组的固定电压 1.8V IO 电源检查清单
          3. 6.1.1.2.3 其他信息
        3. 6.1.1.3 VPP 电源(电子保险丝 ROM 编程)
          1. 6.1.1.3.1 VPP 检查清单
        4. 6.1.1.4 用于配置低功耗模式的电源连接
          1. 6.1.1.4.1 仅 RTC 低功耗模式
            1. 6.1.1.4.1.1 使用仅 RTC 模式
              1. 6.1.1.4.1.1.1 使用仅 RTC 模式时的 RTC_PORz 延迟
              2. 6.1.1.4.1.1.2 仅 RTC 模式电源架构的 EVM 实施
            2. 6.1.1.4.1.2 仅 RTC 模式未使用
              1. 6.1.1.4.1.2.1 不使用 RTC 模式时,使用 32kHz LFOSC0 时钟
            3. 6.1.1.4.1.3 仅 RTC 低功耗模式检查清单
          2. 6.1.1.4.2 RTC + IO + DDR 自刷新低功耗模式
            1. 6.1.1.4.2.1 使用 RTC + IO + DDR 自刷新模式
            2. 6.1.1.4.2.2 未使用 RTC + IO + DDR 自刷新模式
            3. 6.1.1.4.2.3 RTC + IO + DDR 自刷新低功耗模式检查清单
          3. 6.1.1.4.3 深度睡眠和待机
        5. 6.1.1.5 其他信息
      2. 6.1.2 电源轨的电容器
        1. 6.1.2.1 AM62Lx
        2. 6.1.2.2 其他信息
          1. 6.1.2.2.1 AM62Lx
        3. 6.1.2.3 电源轨电容器检查清单
      3. 6.1.3 处理器时钟
        1. 6.1.3.1 时钟输入
          1. 6.1.3.1.1 高频振荡器 (WKUP_OSC0_XI/WKUP_OSC0_XO)
          2. 6.1.3.1.2 低频振荡器(LFOSC0_XI、LFOSC0_XO)
          3. 6.1.3.1.3 EXT_REFCLK1(主域的外部时钟输入)
          4. 6.1.3.1.4 其他信息
          5. 6.1.3.1.5 时钟输入检查清单 - WKUP_OSC0
          6. 6.1.3.1.6 时钟输入检查清单 - LFOSC0
        2. 6.1.3.2 时钟输出
          1. 6.1.3.2.1 时钟输出检查清单
      4. 6.1.4 处理器复位
        1. 6.1.4.1 外部复位输入
        2. 6.1.4.2 复位状态输出
        3. 6.1.4.3 其他信息
        4. 6.1.4.4 处理器复位输入检查清单
        5. 6.1.4.5 处理器复位状态输出检查清单
      5. 6.1.5 处理器引导模式的配置
        1. 6.1.5.1 处理器引导模式输入隔离缓冲器用例和优化
        2. 6.1.5.2 引导模式选择
          1. 6.1.5.2.1 USB 引导模式注意事项
        3. 6.1.5.3 引导模式实现方法
        4. 6.1.5.4 其他信息
        5. 6.1.5.5 引导模式的配置(针对处理器)检查清单
    2. 6.2 使用 JTAG 和 EMU 进行电路板调试
      1. 6.2.1 使用 JTAG 和 EMU
      2. 6.2.2 未使用 JTAG 和 EMU
      3. 6.2.3 其他信息
      4. 6.2.4 使用 JTAG 和 EMU 检查清单进行电路板调试
  10. 处理器外设
    1. 7.1 IO 组的 IO 电源的电源连接
      1. 7.1.1 用于 IO 组的双电压 IO 电源和固定电压电源
      2. 7.1.2 固定 1.8V
      3. 7.1.3 IO 组的 IO 电源的电源连接检查清单
    2. 7.2 存储器接口(DDRSS (DDR4/LPDDR4)、MMCSD (eMMC/SD/SDIO)、OSPI/QSPI 和 GPMC)
      1. 7.2.1 DDR 子系统 (DDRSS)
        1. 7.2.1.1 DDR4 SDRAM(双倍数据速率 4 同步动态随机存取存储器)
          1. 7.2.1.1.1 AM62Lx
            1. 7.2.1.1.1.1 存储器接口配置
            2. 7.2.1.1.1.2 布线拓扑和端接
            3. 7.2.1.1.1.3 用于控制和校准的电阻
            4. 7.2.1.1.1.4 电源轨的电容器
            5. 7.2.1.1.1.5 数据位或字节交换
            6. 7.2.1.1.1.6 VTT 端接原理图参考
            7. 7.2.1.1.1.7 DDR4 实现检查清单
        2. 7.2.1.2 LPDDR4 SDRAM(低功耗双倍数据速率 4 同步动态随机存取存储器)
          1. 7.2.1.2.1 AM62Lx
            1. 7.2.1.2.1.1 存储器接口配置
            2. 7.2.1.2.1.2 布线拓扑和端接
            3. 7.2.1.2.1.3 用于控制和校准的电阻
            4. 7.2.1.2.1.4 电源轨的电容器
            5. 7.2.1.2.1.5 数据位或字节交换
            6. 7.2.1.2.1.6 LPDDR4 实现检查清单
      2. 7.2.2 多媒体卡/安全数字 (MMCSD)
        1. 7.2.2.1 MMC0 - eMMC(嵌入式多媒体卡)接口
          1. 7.2.2.1.1 AM62Lx
            1. 7.2.2.1.1.1 IO 电源
            2. 7.2.2.1.1.2 eMMC(连接器件)复位
            3. 7.2.2.1.1.3 信号连接
            4. 7.2.2.1.1.4 电源轨的电容器
            5. 7.2.2.1.1.5 MMC0 (eMMC) 检查清单
          2. 7.2.2.1.2 有关 eMMC PHY 的额外信息
          3. 7.2.2.1.3 MMC0 – SD(安全数字)卡接口
        2. 7.2.2.2 MMC1/MMC2 – SD(安全数字)卡接口
          1. 7.2.2.2.1 IO 电源
          2. 7.2.2.2.2 SD 卡电源复位和引导配置
          3. 7.2.2.2.3 信号连接
          4. 7.2.2.2.4 ESD 保护
          5. 7.2.2.2.5 电源轨的电容器
          6. 7.2.2.2.6 MMC1 SD 卡接口检查清单
        3. 7.2.2.3 MMC1/MMC2 SDIO(嵌入式)接口
          1. 7.2.2.3.1 IO 电源
          2. 7.2.2.3.2 信号连接
          3. 7.2.2.3.3 MMC2 SDIO(嵌入式)接口检查清单
        4. 7.2.2.4 其他信息
      3. 7.2.3 八路串行外设接口 (OSPI) 或四路串行外设接口 (QSPI)
        1. 7.2.3.1 OSPI0 连接到单个器件
          1. 7.2.3.1.1 IO 电源
          2. 7.2.3.1.2 OSPI 或 QSPI 器件复位
          3. 7.2.3.1.3 信号连接
          4. 7.2.3.1.4 环回时钟
        2. 7.2.3.2 连接到 2 个器件
        3. 7.2.3.3 电源轨的电容器
        4. 7.2.3.4 OSPI 或 QSPI 接口实现检查清单
      4. 7.2.4 通用存储器控制器 (GPMC)
        1. 7.2.4.1 IO 电源
        2. 7.2.4.2 GPMC 接口
        3. 7.2.4.3 存储器(连接的器件)复位
        4. 7.2.4.4 信号连接
          1. 7.2.4.4.1 GPMC NAND
        5. 7.2.4.5 电源轨的电容器
        6. 7.2.4.6 GPMC 接口检查清单
    3. 7.3 外部通信接口(以太网 (CPSW3G0)、USB2.0、UART 和 MCAN)
      1. 7.3.1 使用 CPSW3G0(通用平台 3 端口千兆位以太网交换机)的以太网接口
        1. 7.3.1.1  IO 电源
        2. 7.3.1.2  以太网 PHY 复位
        3. 7.3.1.3  以太网 PHY 引脚配置 (strap)
        4. 7.3.1.4  以太网 PHY(和 MAC)运行和媒体独立接口 (MII) 时钟
          1. 7.3.1.4.1 晶体
          2. 7.3.1.4.2 振荡器
          3. 7.3.1.4.3 处理器时钟输出 (CLKOUT0)
        5. 7.3.1.5  MAC(数据、控制和时钟)接口信号连接
        6. 7.3.1.6  外部中断 (EXTINTn)
          1. 7.3.1.6.1 外部中断 (EXTINTn) 检查清单
        7. 7.3.1.7  MAC(介质访问控制器)到 MAC 接口
        8. 7.3.1.8  MDIO(管理数据输入/输出)接口
        9. 7.3.1.9  包括磁性元件在内的以太网 MDI(介质相关接口)
        10. 7.3.1.10 电源轨的电容器
        11. 7.3.1.11 以太网接口检查清单
      2. 7.3.2 通用串行总线 (USB2.0)
        1. 7.3.2.1 使用 USBn (n = 0-1)
          1. 7.3.2.1.1 USB 主机接口
          2. 7.3.2.1.2 USB 器件接口
          3. 7.3.2.1.3 USB 双角色器件接口
          4. 7.3.2.1.4 USB Type-C®
        2. 7.3.2.2 不使用 USBn (n = 0-1)
        3. 7.3.2.3 其他信息
        4. 7.3.2.4 USB 接口检查清单
      3. 7.3.3 通用异步收发器 (UART)
        1. 7.3.3.1 通用异步接收器/发送器 (UART) 检查清单
      4. 7.3.4 模块化控制器局域网 (MCAN)
        1. 7.3.4.1 模块化控制器局域网检查清单
    4. 7.4 板载同步通信接口(MCSPI、MCASP 和 I2C)
      1. 7.4.1 多通道串行外设接口 (MCSPI) 和多通道音频串行端口 (MCASP)
        1. 7.4.1.1 MCSPI 检查清单
        2. 7.4.1.2 MCASP 检查清单
      2. 7.4.2 内部集成电路 (I2C)
        1. 7.4.2.1 I2C(开漏输出类型缓冲器)接口检查清单
        2. 7.4.2.2 I2C(仿真开漏输出类型缓冲器)接口检查清单
    5. 7.5 用户接口(DPI、DSI)、GPIO 和硬件诊断
      1. 7.5.1 显示子系统
        1. 7.5.1.1 显示并行接口 (DPI)
          1. 7.5.1.1.1 AM62Lx
            1. 7.5.1.1.1.1 IO 电源
            2. 7.5.1.1.1.2 DPI(连接器件)复位
            3. 7.5.1.1.1.3 连接
            4. 7.5.1.1.1.4 信号连接
            5. 7.5.1.1.1.5 电源轨的电容器
            6. 7.5.1.1.1.6 DPI (VOUT0) 检查清单
        2. 7.5.1.2 显示串行接口 (DSI)
          1. 7.5.1.2.1 AM62Lx
            1. 7.5.1.2.1.1 使用 DSITX0
              1. 7.5.1.2.1.1.1 DSITX0 检查清单
            2. 7.5.1.2.1.2 未使用 DSITX0
      2. 7.5.2 通用输入和输出 (GPIO)
        1. 7.5.2.1 处理器 GPIO 上 CLKOUT 的可用性
        2. 7.5.2.2 连接和外部缓冲
        3. 7.5.2.3 其他信息
        4. 7.5.2.4 GPIO 检查清单
      3. 7.5.3 板载硬件诊断
        1. 7.5.3.1 内部温度监测
    6. 7.6 模数转换器 (ADC)
      1. 7.6.1 使用 ADC0
      2. 7.6.2 未使用 ADC0
      3. 7.6.3 ADC0 检查清单
    7. 7.7 验证电路板级设计问题
      1. 7.7.1 使用 PinMux 工具的处理器引脚配置
      2. 7.7.2 原理图配置
      3. 7.7.3 将电源轨连接到上拉电阻
      4. 7.7.4 外设(子系统)时钟输出
      5. 7.7.5 通用板启动和调试
        1. 7.7.5.1 电路板启动、测试或调试的时钟输出
        2. 7.7.5.2 其他信息
        3. 7.7.5.3 通用板启动和调试检查清单
  11. 定制电路板原理图设计的自我审查
  12. 布局注释(已添加到原理图中)
    1. 9.1 布局检查清单
  13. 10定制电路板设计仿真
  14. 11其他参考内容
    1. 11.1 有关 AM6xx 处理器系列的常见问题解答
    2. 11.2 常见问题解答 - 处理器产品系列和 Sitara 处理器系列
    3. 11.3 处理器连接器件
  15. 12总结
  16. 13术语
MMC1 SD 卡接口检查清单

一般

检查并验证定制原理图设计的以下内容:

  1. 上述部分,包括相关应用手册和常见问题解答链接。
  2. 引脚属性、信号说明和电气规范。
  3. 电气特性、时序参数和任何其他可用信息。
  4. 在 MMC1_CLK 上包含一个串联电阻器 (0Ω),该电阻器应尽可能靠近处理器时钟输出引脚放置以最大限度地减少反射。MMC1_CLK 在读取事务时被内部环回,串联电阻器能够最大限度降低潜在的可能导致错误时钟转换的信号反射情况。最初使用 0Ω 并根据需要调整该值,以匹配 PCB 布线阻抗。
  5. MMC1 的 CLK、CMD 和 DAT0-3 信号接口使用连接到 VDDSHV3 供电引脚上的 SDIO 缓冲器实现(该电源可根据传输速度切换到较高数据传输模式而将工作电压从 3.3V 调整到 1.8V)。
  6. MMC1 SDCD 和 SDWP 信号功能通过由 VDDSHV1(在固定 1.8V 或 3.3V 下运行)供电的引脚上的 LVCMOS 缓冲器实现。
  7. SDIO 缓冲器旨在支持动态电压切换。由于 UHS-I SD 卡开始时以 3.3V 信号运行,并在切换到较高数据传输模式时将信号电压变为 1.8V,因此必须进行动态电压切换。

    复位期间处理器 IO 缓冲器关闭。对于任何处理器或可悬空的所连接器件 IO,建议使用外部上拉电阻。所有数据和命令信号都建议使用上拉电阻。当使用(提高抗噪性)外部上拉电阻时,验证是否未配置内部上拉电阻。

  8. 为了满足 SD 卡规格,当内部上拉电阻意外启用时,建议使用 47kΩ 上拉电阻。47kΩ 上拉电阻可验证产生的拉电阻是否在指定范围内。
  9. 当需要 UHS-I SD 卡接口支持时,必须实现能在 3.3V 和 1.8V 之间切换输出的 LDO 电源。开关 IO 电源可以是外部分立式实施,也可以是 PMIC 内部的。将可切换电压输出连接到 IO 组的 IO 电源,并参考 SD 接口信号 (VDDSHV3)。
  10. 当需要 UHS-I SD 卡接口支持时,虽然 SD 卡接口的 IO 电压可以是 1.8V 或 3.3V 时,但 SD 卡 VDD 电源应连接到固定的 3.3V 电源。
  11. 当需要 UHS-I SD 卡接口支持时,必须通过负载开关切换 3.3V SD 卡电源,以允许将 SD 卡 IO 电源重置为 3.3V。需要进行相应配置,以在复位期间启用 SD 卡负载开关。
  12. 必须提供一种机制,使得在热复位和正常运行期间,可以通过处理器的 IO 控制 SD 卡负载开关的 EN 信号来重置负载开关。使用 2 输入“与运算”逻辑。
  13. 在启动期间,ROM 代码会检查卡检测引脚 (SDCD) 的状态。该信号预计为低电平,以指示检测到(插入的)SD 卡。

原理图审阅

定制原理图设计请遵循以下列表:

  1. 提供所需的大容量电容器和去耦电容器。与 EVM 原理图进行比较。
  2. 用于数据、命令和时钟信号的拉电阻值。与相关的 EVM 原理图进行比较。
  3. 串联电阻器值和靠近处理器的时钟输出信号上的放置。
  4. 当需要 UHS-I SD 卡接口支持时,需验证 IO 组的 IO 电源导轨切换 (3.3V/1.8V) 和 SD 卡电源切换,并确保包含电源开关重置电路。
  5. 电源轨连接到 SD 卡电源(使用 SYS 电压)。
  6. 实现用于复位 SD 卡电源控制负载开关的复位逻辑。此外,还提供了 SD 卡电源控制电源开关的压摆率控制功能。
  7. 电源轨连接遵循 ROC。
  8. 为 SD 接口信号提供所需的外部 ESD 保护。

其他

  1. 当 UHS-I SD 卡更改 IO 工作电压时,主机的 MMC1_SDCD 和 MMC1_SDWP 输入的逻辑状态不需要改变。如果信号通过会改变电压的双电压 SDIO 单元的输入缓冲器进行传播,则无法保持有效的逻辑状态。信号功能被分配给不动态改变电压的 IO。信号仅连接到 SD 卡连接器中的开关,因此当 SD 卡信号改变工作电压时,信号不会无端改变电压。必须使用 MMC1_SDCD 和 MMC1_SDWP 信号连接到 SD 卡连接器开关,并通过连接到 VDDSHV1 的外部拉电阻器将其上拉至高电平。其他具有上拉电阻的 MMC1 SD 卡信号需要由动态改变电压的 VDDSHV3 源供电。
  2. MMC2_SDCD 和 MMC2_SDWP 引脚以其他 MMC2 引脚的 IO 组的同一 IO 电源组为基准。将 UHS-I SD 卡连接到 MMC2 时需要避免使用 MMC2_SDCD 和 MMC2_SDWP 信号功能的控制。对于 SD 卡用例,需要使用其他引脚多路复用选项之一来实现信号功能,该选项使用由固定电压源供电的 IO 电池。因为 MMC2 最初旨在与板载固定电压 SDIO 器件(例如,Wi-Fi®Bluetooth® 收发器)一起使用,所以 MMC2 分配是不同的。
  3. SD 卡电源开关(具有电源开关电源 EN 引脚复位逻辑)和 IO 组电源的处理器 IO 电源开关电路需要支持 UHS-I SD 卡,以使用 3.3V IO 电平开始通信,然后在更改为更快的数据传输速度之一时更改为 1.8V IO 电平。

    由于 SD 卡没有复位引脚,因此对 SD 卡进行下电上电是将其恢复到 3.3V 模式的唯一方法。IO 组电源的处理器 IO 电源应与 SD 卡一起断电、上电和切换电压。操作为电路提供信号的电路和软件驱动程序可验证两个器件是否关断或导通,以及是否同时在相同的 IO 电压下运行。

  4. 由于处理器 IO 在插入 SD 卡时直接连接到接地端,请在 SDCD 引脚上添加一个 100Ω 的串联电阻器。