ZHCAF29 March 2025 AM62L
提供配置,向处理器 IO 添加并联拉电阻。并联拉电阻的极性和值取决于特定的外设连接建议、处理器性能提升建议以及相关接口或标准要求。
处理器特定 EVM 拉电阻值可用作起点,电路板设计人员可根据处理器和连接器件或特定电路板设计实现的建议选择适当的拉电阻值。
当布线连接到处理器 IO 焊盘且未被主动驱动时,建议使用并联拉电阻。拉电阻极性取决于设计用例。复位期间,处理器 IO 缓冲器关闭,IO 处于高阻抗状态,实际上是用作会拾取噪声的天线。如果没有任何端接,则 IO 均为高阻抗状态。高阻抗使得噪声很容易将能量耦合到悬空信号布线上,并产生可能超出建议工作条件的电势,从而在 IO 上产生电气过应力 (EOS)。处理器内部的静电放电 (ESD) 保护电路设计用于在将器件安装到 PCB 组件上之前防止对其进行处理。