產品詳細資料

Sample rate (max) (Msps) 3200, 6400 Resolution (Bits) 12 Number of input channels 1, 2 Interface type JESD204B Analog input BW (MHz) 8000 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 3000 Architecture Folding Interpolating SNR (dB) 57.6 ENOB (Bits) 9 SFDR (dB) 75 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 3200, 6400 Resolution (Bits) 12 Number of input channels 1, 2 Interface type JESD204B Analog input BW (MHz) 8000 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 3000 Architecture Folding Interpolating SNR (dB) 57.6 ENOB (Bits) 9 SFDR (dB) 75 Operating temperature range (°C) -40 to 85 Input buffer Yes
FCCSP (AAV) 144 100 mm² 10 x 10 FCCSP (ZEG) 144 100 mm² 10 x 10
  • ADC core:
    • 12-bit resolution
    • Up to 6.4 GSPS in single-channel mode
    • Up to 3.2 GSPS in dual-channel mode
  • Performance specifications:
    • Noise floor (no signal, VFS = 1.0 VPP-DIFF):
      • Dual-channel mode: –151.8 dBFS/Hz
      • Single-channel mode: –154.6 dBFS/Hz
    • HD2, HD3: –65 dBc up to 3 GHz
  • Buffered analog inputs with VCMI of 0 V:
    • Analog input bandwidth (–3 dB): 8.0 GHz
    • Usable input frequency range: >10 GHz
    • Full-scale input voltage (VFS, default): 0.8 VPP
    • Analog input common-mode (VICM): 0 V
  • Noiseless aperture delay (TAD) adjustment:
    • Precise sampling control: 19-fs step
    • Simplifies synchronization and interleaving
    • Temperature and voltage invariant delays
  • Easy-to-use synchronization features:
    • Automatic SYSREF timing calibration
    • Timestamp for sample marking
  • JESD204B serial data interface:
    • Supports subclass 0 and 1
    • Maximum lane rate: 12.8 Gbps
    • Up to 16 lanes allows reduced lane rate
  • Digital down-converters in dual-channel mode:
    • Real output: DDC bypass or 2x decimation
    • Complex output: 4x, 8x, or 16x decimation
    • Four independent 32-Bit NCOs per DDC
  • Power consumption: 3 W
  • Power supplies: 1.1 V, 1.9 V
  • ADC core:
    • 12-bit resolution
    • Up to 6.4 GSPS in single-channel mode
    • Up to 3.2 GSPS in dual-channel mode
  • Performance specifications:
    • Noise floor (no signal, VFS = 1.0 VPP-DIFF):
      • Dual-channel mode: –151.8 dBFS/Hz
      • Single-channel mode: –154.6 dBFS/Hz
    • HD2, HD3: –65 dBc up to 3 GHz
  • Buffered analog inputs with VCMI of 0 V:
    • Analog input bandwidth (–3 dB): 8.0 GHz
    • Usable input frequency range: >10 GHz
    • Full-scale input voltage (VFS, default): 0.8 VPP
    • Analog input common-mode (VICM): 0 V
  • Noiseless aperture delay (TAD) adjustment:
    • Precise sampling control: 19-fs step
    • Simplifies synchronization and interleaving
    • Temperature and voltage invariant delays
  • Easy-to-use synchronization features:
    • Automatic SYSREF timing calibration
    • Timestamp for sample marking
  • JESD204B serial data interface:
    • Supports subclass 0 and 1
    • Maximum lane rate: 12.8 Gbps
    • Up to 16 lanes allows reduced lane rate
  • Digital down-converters in dual-channel mode:
    • Real output: DDC bypass or 2x decimation
    • Complex output: 4x, 8x, or 16x decimation
    • Four independent 32-Bit NCOs per DDC
  • Power consumption: 3 W
  • Power supplies: 1.1 V, 1.9 V

The ADC12DJ3200 device is an RF-sampling, giga-sample, analog-to-digital converter (ADC) that can directly sample input frequencies from DC to above 10 GHz. In dual-channel mode, the ADC12DJ3200 can sample up to 3200 MSPS and up to 6400 MSPS in single-channel mode. Programmable tradeoffs in channel count (dual-channel mode) and Nyquist bandwidth (single-channel mode) allow development of flexible hardware that meets the needs of both high channel count or wide instantaneous signal bandwidth applications. Full-power input bandwidth (–3 dB) of 8.0 GHz, with usable frequencies exceeding the –3-dB point in both dual- and single-channel modes, allows direct RF sampling of L-band, S-band, C-band, and X-band for frequency agile systems.

The ADC12DJ3200 uses a high-speed JESD204B output interface with up to 16 serialized lanes and subclass-1 compliance for deterministic latency and multi-device synchronization. The serial output lanes support up to 12.8 Gbps and can be configured to trade-off bit rate and number of lanes. Innovative synchronization features, including noiseless aperture delay (TAD) adjustment and SYSREF windowing, simplify system design for phased array radar and MIMO communications. Optional digital down converters (DDCs) in dual-channel mode allow for reduction in interface rate (real and complex decimation modes) and digital mixing of the signal (complex decimation modes only).

The ADC12DJ3200 device is an RF-sampling, giga-sample, analog-to-digital converter (ADC) that can directly sample input frequencies from DC to above 10 GHz. In dual-channel mode, the ADC12DJ3200 can sample up to 3200 MSPS and up to 6400 MSPS in single-channel mode. Programmable tradeoffs in channel count (dual-channel mode) and Nyquist bandwidth (single-channel mode) allow development of flexible hardware that meets the needs of both high channel count or wide instantaneous signal bandwidth applications. Full-power input bandwidth (–3 dB) of 8.0 GHz, with usable frequencies exceeding the –3-dB point in both dual- and single-channel modes, allows direct RF sampling of L-band, S-band, C-band, and X-band for frequency agile systems.

The ADC12DJ3200 uses a high-speed JESD204B output interface with up to 16 serialized lanes and subclass-1 compliance for deterministic latency and multi-device synchronization. The serial output lanes support up to 12.8 Gbps and can be configured to trade-off bit rate and number of lanes. Innovative synchronization features, including noiseless aperture delay (TAD) adjustment and SYSREF windowing, simplify system design for phased array radar and MIMO communications. Optional digital down converters (DDCs) in dual-channel mode allow for reduction in interface rate (real and complex decimation modes) and digital mixing of the signal (complex decimation modes only).

下載 觀看有字幕稿的影片 影片

您可能會感興趣的類似產品

open-in-new 比較替代產品
引腳對引腳且具備與所比較裝置相同的功能
ADC08DJ5200RF 現行 具雙通道 5.2 GSPS 或單通道 10.4 GSPS 的 RF 取樣 8 位元 ADC ADC08DJ5200RF offers higher speed, lower resolution, and no DDC.
ADC12DJ4000RF 現行 具有 4-GSPS 雙通道或 8-GSPS 單通道的射頻取樣 12 位元 ADC ADC12DJ4000RF offers higher speed, DDC in both single and dual modes, and internal dither.

技術文件

star =TI 所選的此產品重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 10
重要文件 類型 標題 格式選項 日期
* Data sheet ADC12DJ3200 6.4-GSPS Single-Channel or 3.2-GSPS Dual-Channel, 12-bit, RF-Sampling Analog-to-Digital Converter (ADC) datasheet (Rev. A) PDF | HTML 2019年 2月 21日
Application note Comparing Active vs. Passive High-Speed/RF A/D Converter Front Ends PDF | HTML 2025年 3月 28日
Application note Evaluating High-Speed, RF ADC Converter Front-end Architectures PDF | HTML 2025年 3月 26日
Technical article So, what's a VNA anyway? PDF | HTML 2019年 8月 23日
Technical article So, what's the deal with frequency response? PDF | HTML 2019年 8月 23日
Technical article So, what are S-parameters anyway? PDF | HTML 2019年 5月 23日
Application note Intel Stratix 10 GX 16-Lane RX JESD204B-ADC12DJ3200 Interoperability Reference Design 2018年 5月 30日
Technical article Preparing for 5G applications: sync your multichannel JESD204B data acquisition sy PDF | HTML 2017年 8月 28日
Technical article High-speed data converter clocking for JESD204B PDF | HTML 2017年 7月 7日
Analog Design Journal Designing a modern power supply for RF sampling converters 2017年 4月 26日

設計與開發

如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。

開發板

ADC12DJ3200EVM — ADC12DJ3200 12 位元、雙通道 3.2GSPS 或單通道 6.4GSPS 射頻取樣 ADC 評估模組

ADC12DJ3200 評估模組 (EVM) 專為評估 ADC12DJ3200 系列高速類比轉數位轉換器 (ADC) 所設計。本 EVM 搭載 ADC12DJ3200 晶片,該晶片為具備 JESD204B 介面的 12 位元、雙通道 3.2GSPS 或單通道 6.4GSPS ADC,可評估該系列所有解析度與取樣率裝置。
使用指南: PDF
TI.com 無法提供
開發板

ABACO-3P-FMC134 — Abaco Systems ® 直接射頻轉換 4 通道 3.2-GSPS 或 2 通道 6.4-GSPS ADC FPGA 夾層介面卡

Abaco FMC134 提供四個 12 位元 3.2GSPS 或兩個 12 位元 6.4GSPS 類比數位轉換器 (ADC)。本模組強調德州儀器 ADC12DJ3200 雙通道、12 位元、3.2-GSPS ADC(2 個)於子卡中,其具備使用 JEDEC JESD204B 資料轉換器數位介面的 FPGA 夾層介面卡 (FMC) 連接器。

FMC134 在機械和電氣方面均符合 FMC+ 標準 (ANSI/VITA 57.4)。該卡透過標準高針腳數 (HPC) 連接器連接到 FPGA 載卡。

開發板

ANNAP-3P-WWDM60 — Annapolis Microsystems 4 通道 ADC、2 通道 DAC FPGA 夾層介面卡,最高可達 10GSPS

This high performance WILD FMC+ DM60 ADC & DAC has two input bandwidth options, internal sample clock options and internal 10MHz reference clock options. The WWDM60 has a choice of speed grades that utilize the ADC12DJ2700, ADC12DJ3200 and ADC12DJ5200RF up to 10GSPS. It allows for ADC and DAC (...)
開發板

PENTEK-3P-71141-XMC — Pentek 型號 71141 1 通道 6.4 GHz 或 2 通道 3.2 GHz ADC、2 通道 6.4 GHz DAC Kintex UltraScale - XMC

Accelerate your project by considering a complete off-the-shelf board that utilizes the ADC12DJ3200. The Pentek Jade® Model 71141 is an ideal radar and software radio interface solution that includes the Texas Instrument's ADC12DJ3200 ADC. The solution from Pentek provides a one-channel 6.4GSPS (...)

從:Pentek Inc.
韌體

SLAC748 Arria10 + ADC12DJ3200 JMODE0 Design Firmware

支援產品和硬體

支援產品和硬體

韌體

SLVC698 Xilinx KCU105 + ADC12DJ3200 JMODE0/JMODE2 Design Firmware

支援產品和硬體

支援產品和硬體

韌體

TI204C-IP Request for JESD204 rapid design IP

The JESD204 rapid design IP has been designed to enable FPGA engineers to achieve an accelerated path to a working JESD204 system. The IP has been architected in a way that downstream digital processing and other application logic are isolated from most of the performance- and timing-critical (...)

支援產品和硬體

支援產品和硬體

開發模組 (EVM) 的 GUI

DATACONVERTERPRO-SW High Speed Data Converter Pro GUI Installer, v5.31

This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)

支援產品和硬體

支援產品和硬體

開發模組 (EVM) 的 GUI

SLAC745 ADC12DJxx00 GUI

支援產品和硬體

支援產品和硬體

模擬型號

ADC12DJ3200 S-Parameter Model

SLVMD69.ZIP (10 KB) - S-Parameter Model
模擬型號

ADC12DJ3200 and ADC12DJ3200QML-SP IBIS and IBIS-AMI Model

SLVMDV3.ZIP (47828 KB) - IBIS-AMI Model
計算工具

ADC12DJ5200RF-HSACCURACY-CALC Accuracy calculation for ADC12DJ5200RF with amplifier input

DC accuracy calculator which accounts for ADC and amplifier noise and imperfections.
支援產品和硬體

支援產品和硬體

計算工具

FREQ-DDC-FILTER-CALC RF-Sampling Frequency Planner, Analog Filter, and DDC Excel Calculator

This Excel calculator provides system designers a way to simplify the design and debugging of direct RF-sampling receivers. It offers three functions: frequency planning, analog filtering, and decimation filter spur location.

In the concept phase, a frequency-planning tool enables fine tuning of (...)

支援產品和硬體

支援產品和硬體

模擬工具

PSPICE-FOR-TI — PSpice® for TI 設計與模擬工具

PSpice® for TI 是有助於評估類比電路功能的設計和模擬環境。這款全功能設計和模擬套件使用 Cadence® 的類比分析引擎。PSpice for TI 包括業界最大的模型庫之一,涵蓋我們的類比和電源產品組合,以及特定類比行為模型,且使用無需支付費用。

PSpice for TI 設計和模擬環境可讓您使用其內建函式庫來模擬複雜的混合訊號設計。在進行佈局和製造之前,建立完整的終端設備設計和解決方案原型,進而縮短上市時間並降低開發成本。 

在 PSpice for TI 設計與模擬工具中,您可以搜尋 TI (...)
參考設計

TIDA-01021 — 適用於 DSO、雷達和 5G 無線測試儀的多通道 JESD204B 15 GHz 時鐘參考設計

高速多通道應用需要能精確管理通道間時脈偏斜的時脈解決方案,以達到最佳的系統 SNR、SFDR 和 ENOB。此參考設計利用 TI 的 LMX2594 寬頻 PLL(內建 VCO),可產生 10MHz 至 15GHz 的時脈及 JESD204B 介面用 SYSREF,支援在獨立電路板上兩個高速通道的應用。15GHz 時鐘頻率下,10kHz 偏移的相位雜訊為 < -104dBc/Hz。  使用 TI 的 ADC12DJ3200 高速轉換器 EVM,可實現板對板時脈偏斜 <10ps,並在 5.25GHz 輸入訊號下達到 49.6dB (...)
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01022 — 適用於 DSO、雷達和 5G 無線測試系統的靈活 3.2-GSPS 多通道 AFE 參考設計

此高速多通道資料擷取參考設計可實現最佳系統性能。系統設計師需考量如高速多通道時脈產生的時脈抖動和偏斜等重要設計參數,這會影響整體系統 SNR、SFDR、通道對通道偏斜和確定性延遲。此參考設計展示了使用 JESD204B 高速資料轉換器、高速放大器、高性能時脈和低雜訊電源解決方案的多通道 AFE 和時脈解決方案,以實現最佳系統性能
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01023 — 適用於雷達和 5G 無線測試器的高通道數 JESD204B 時脈產生參考設計

高速多通道應用需要能精確調整通道至通道偏斜的低雜訊、可擴充時脈解決方案,以達到最佳的系統 SNR、SFDR 和 ENOB。此參考設計支援使用一個主要時鐘和多個從屬時鐘裝置的高通道數 JESD204B 同步時鐘。此設計提供多通道 JESD204B 時鐘,使用 TI LMK04828 時鐘抖動清除器和整合 VCO 的 LMX2594 寬頻 PLL,以達到 <10 ps 的時鐘對時鐘偏斜。此設計以 3 GSPS 的速度使用 TI ADC12DJ3200 EVM 進行測試,可達到 < 50 ps 的通道對通道偏斜,並改善 SNR (...)
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01024 — 適用於雷達和 5G 無線測試器的高通道數 JESD204B 菊輪鍊時鐘參考設計

高速多通道應用需要能精確調整通道至通道偏斜的低雜訊、可擴充時脈解決方案,以達到最佳的系統 SNR、SFDR 和 ENOB。此參考設計支援在菊輪鍊配置中擴充 JESD204B 同步時脈。此設計提供多通道 JESD204B 時鐘,使用 TI LMK04828 時鐘抖動清除器和整合 VCO 的 LMX2594 寬頻 PLL,以達到 <10 ps 的時鐘對時鐘偏斜。此設計以 3 GSPS 的速度使用 TI ADC12DJ3200 EVM 進行測試,可達到 < 50 ps 的通道對通道偏斜,並改善 SNR (...)
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01027 — 在 12.8 GSPS 資料採集系統中發揮最大效能的低雜訊電源供應參考設計

此參考設計展示了一款高效能、低雜訊的五軌電源設計,適用於超高速資料採集 (DAQ) 系統,支援超過 12.8 GSPS。電源供應 DC/DC 轉換器具備頻率同步與相位轉換功能,可將輸入電流漣波降至最低並控制頻率內容。採用高性能 HotRod™ 封裝技術,可將潛在的輻射電磁干擾 (EMI) 降至最低。
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01028 — 適用於高速示波器和寬頻帶數位器的 12.8-GSPS 類比前端參考設計

此參考設計提供交錯式射頻取樣類比數位轉換器 (ADC) 的實際範例,以達到 12.8-GSPS 取樣率。這是透過兩個射頻取樣 ADC 的時間交錯而達成。交錯需要在 ADC 之間進行相位偏移,此參考設計利用 ADC12DJ3200 的無雜訊孔徑延遲調整(tAD 調整)功能來實現此目標。此功能也可用於將交錯式 ADC 的典型不匹配降到最低:將 SNR、ENOB 和 SFDR 性能最大化。此參考設計也具備支援 JESD204B 的低相位雜訊時脈樹。使用 LMX2594 寬頻 PLL 和 LMK04828 合成器和抖動消除器來執行實作。
Design guide: PDF
電路圖: PDF
參考設計

TIDA-010122 — 適用於多通道射頻系統的參考設計同步數據轉換器 DDC 和 NCO 功能

此參考設計可解決與新興 5G 適配應用相關,例如大規模多輸入多輸出 (mMIMO)、相位陣列雷達與通訊酬載等應用相關的同步設計挑戰。一般 RF 前端包含天線、低雜訊放大器 (LNA)、混波器、類比網域中的本地振盪器 (LO) 及類比轉數位轉換器、數值控制振盪器 (NCO) 和數位降轉換器 (DDC)。為了達到整體系統同步化,這些數位區塊必須與系統時鐘同步。本參考設計採用 ADC12DJ3200 資料轉換器,透過同步處理晶片內建 NCO 與 SYNC ~ 並使用無雜訊孔徑延遲調整 (tAD 調整) 功能,在多個接收器之間達到小於 5-ps 的頻道間偏斜的效果,以進一步降低偏斜。此設計也具備搭載 (...)
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01442 — 採用 ADC12DJ3200 且適用於 L、S、C 和 X 波段的直接射頻取樣雷達接收器參考設計

此參考設計利用 ADC12DJ3200 評估模組 (EVM),展示用於以 HF、VHF、UHF、L、S、C 和 X 波段的一部分操作雷達的直接射頻取樣接收器。類比轉數位轉換器 (ADC) 的廣泛類比輸入頻寬與高取樣率 (6.4 GSPS),採用單或雙 ADC 提供多頻段範圍。ADC 的直接射頻取樣功能,可透過省去數個向下轉換階段減少零組件數量,進而降低整體系統複雜性。
Design guide: PDF
電路圖: PDF
封裝 針腳 CAD 符號、佔位空間與 3D 模型
FCCSP (AAV) 144 Ultra Librarian
FCCSP (ZEG) 144 Ultra Librarian

訂購與品質

內含資訊:
  • RoHS
  • REACH
  • 產品標記
  • 鉛塗層/球物料
  • MSL 等級/回焊峰值
  • MTBF/FIT 估算值
  • 材料內容
  • 認證摘要
  • 進行中的可靠性監測
內含資訊:
  • 晶圓廠位置
  • 組裝地點

建議產品可能具有與此 TI 產品相關的參數、評估模組或參考設計。

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援。​​​​​​​​​​​​​​

影片