ZHCSJ15C November 2018 – March 2025 ADC12DJ3200QML-SP
PRODUCTION DATA
ADC12DJ3200QML-SP 时钟输入必须与器件交流耦合,以提供额定性能。时钟源必须具有极低的抖动(集成相位噪声)才能实现额定性能。推荐的时钟合成器包括 LMX2615-SP。
JESD204B 数据转换器系统 (ADC + FPGA) 需要额外的 SYSREF 和器件时钟。LMK04832 器件是生成这些时钟的理想选择。根据 ADC 时钟频率和抖动要求,此器件也可用作系统时钟合成器或器件时钟和 SYSREF 分配器件(在系统中使用了多个 ADC12DJ3200QML-SP 器件时)。