ZHCSJ15C November 2018 – March 2025 ADC12DJ3200QML-SP
PRODUCTION DATA
表 6-43 列出了可修整的参数以及相关的寄存器。
| 修整参数 | 修整寄存器 | 注释 |
|---|---|---|
| 带隙基准 | BG_TRIM | BG 输出引脚上的测量值。 |
| 输入终端电阻 | RTRIM_x, 其中 x = A 表示 INA±,B 表示 INB±) | 器件上电时必须使用时钟。 |
| 输入失调电压 | OADJ_x_VINy, 其中 x = ADC 内核(A、B 或 C) ,y = A(对于 INA±)或等于 B (对于 INB±) | 每个 ADC 内核(A、B 或 C)都允许使用不同的修整值,以便在后台校准模式下实现更一致的偏移性能。 |
| INA± 和 INB± 增益 | GAIN_TRIM_x, 其中 x = A 表示 INA±,B 表示 INB±) | 在修整输入之前,将 FS_RANGE_A 和 FS_RANGE_B 设置为默认值。使用 FS_RANGE_A 和 FS_RANGE_B 调整满量程输入电压。 |
| INA± 和 INB± 满量程输入电压 | FS_RANGE_x, 其中 x = A 表示 INA±,B 表示 INB±) | 针对每个输入进行满量程输入电压调整。默认值受 GAIN_TRIM_x(x = A 或 B)的影响。在将 FS_RANGE_x 设置为默认值的情况下,修整 GAIN_TRIM_x。然后可以使用 FS_RANGE_x 来修整满量程输入电压。 |
| ADC 内部内核时序(组时序) | Bx_TIME_y, 其中 x = 组编号 (0–5) ,y = 0° 或 –90° 时钟相位 | 针对两个时钟相位(0° 或 –90°)修整 ADC 内核(ADC A、B 或 C)的两个组之间的时序。–90° 时钟相位仅用于单通道模式。 |
| ADC 间内核时序(双通道模式) | TADJ_A、TADJ_B、TADJ_CA、TADJ_CB | 后缀字母(A、B、CA 或 CB)表示正在被修整的 ADC 内核。CA 指示在为 ADC A 驻留时 ADC C 在后台校准模式下的时序修整,而 CB 是在为 ADC B 驻留时 ADC C 的时序修整。 |
| ADC 间内核时序(单通道模式) | TADJ_A_FG90、TADJ_B_FG0、TADJ_A_BG90、TADJ_C_BG0、TADJ_C_BG90、TADJ_B_BG0 | 中间的字母(A、B 或 C)表示正在修整的 ADC 内核。FG 表示前台校准的修整,而 BG 表示后台校准。后缀 0 或 90 表示应用于 ADC 内核的时钟相位。0 表示 0° 时钟,采样时与时钟输入同相。90 表示 90° 时钟,因此采样时与时钟输入异相。如果用户更喜欢在单通道模式下使用 INB±,则必须修整这些时序以实现出色性能。在出厂时已针对 INA± 调整了这些时序。 |