ZHCSJ15C November   2018  – March 2025 ADC12DJ3200QML-SP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性:直流规格
    6. 5.6  电气特性:功耗
    7. 5.7  电气特性:交流规格(双通道模式)
    8. 5.8  电气特性:交流规格(单通道模式)
    9. 5.9  时序要求
    10. 5.10 开关特性
    11. 5.11 时序图
    12. 5.12 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 模拟输入
        1. 6.3.1.1 模拟输入保护
        2. 6.3.1.2 满量程电压 (VFS) 调整
        3. 6.3.1.3 模拟输入失调电压调整
      2. 6.3.2 ADC 内核
        1. 6.3.2.1 ADC 工作原理
        2. 6.3.2.2 ADC 内核校准
        3. 6.3.2.3 ADC 超范围检测
        4. 6.3.2.4 误码率 (CER)
      3. 6.3.3 时间戳
      4. 6.3.4 时钟
        1. 6.3.4.1 无噪声孔径延迟调节(tAD 调节)
        2. 6.3.4.2 孔径延迟斜坡控制 (TAD_RAMP)
        3. 6.3.4.3 用于多器件同步和确定性延迟的 SYSREF 采集
          1. 6.3.4.3.1 SYSREF 位置检测器和采样位置选择(SYSREF 窗口)
          2. 6.3.4.3.2 自动 SYSREF 校准
      5. 6.3.5 数字下变频器(仅限双通道模式)
        1. 6.3.5.1 数控振荡器和复频混频器
          1. 6.3.5.1.1 NCO 快速跳频 (FFH)
          2. 6.3.5.1.2 NCO 选择
          3. 6.3.5.1.3 基本 NCO 频率设置模式
          4. 6.3.5.1.4 合理 NCO 频率设置模式
          5. 6.3.5.1.5 NCO 相位偏移设置
          6. 6.3.5.1.6 NCO 相位同步
        2. 6.3.5.2 抽取滤波器
        3. 6.3.5.3 输出数据格式
        4. 6.3.5.4 抽取设置
          1. 6.3.5.4.1 抽取因子
          2. 6.3.5.4.2 DDC 增益提升
      6. 6.3.6 JESD204B 接口
        1. 6.3.6.1 传输层
        2. 6.3.6.2 扰频器
        3. 6.3.6.3 链路层
          1. 6.3.6.3.1 代码组同步 (CGS)
          2. 6.3.6.3.2 初始通道对齐序列 (ILAS)
          3. 6.3.6.3.3 8b、10b 编码
          4. 6.3.6.3.4 帧和多帧监控
        4. 6.3.6.4 物理层
          1. 6.3.6.4.1 串行器/解串器预加重功能
        5. 6.3.6.5 JESD204B 启用
        6. 6.3.6.6 多器件同步和确定性延迟
        7. 6.3.6.7 在子类 0 系统中运行
      7. 6.3.7 报警监控
        1. 6.3.7.1 NCO 翻转检测
        2. 6.3.7.2 时钟翻转检测
      8. 6.3.8 温度监测二极管
      9. 6.3.9 模拟基准电压
    4. 6.4 器件功能模式
      1. 6.4.1 双通道模式
      2. 6.4.2 单通道模式(DES 模式)
      3. 6.4.3 JESD204B 模式
        1. 6.4.3.1 JESD204B 输出数据格式
        2. 6.4.3.2 双 DDC 和冗余数据模式
      4. 6.4.4 断电模式
      5. 6.4.5 测试模式
        1. 6.4.5.1 串行器测试模式详细信息
        2. 6.4.5.2 PRBS 测试模式
        3. 6.4.5.3 斜坡测试模式
        4. 6.4.5.4 近程和远程传输测试模式
          1. 6.4.5.4.1 近程传输测试模式
          2. 6.4.5.4.2 远程传输测试模式
        5. 6.4.5.5 D21.5 测试模式
        6. 6.4.5.6 K28.5 测试模式
        7. 6.4.5.7 重复 ILA 测试模式
        8. 6.4.5.8 修改的 RPAT 测试模式
      6. 6.4.6 校准模式和修整
        1. 6.4.6.1 前台校准模式
        2. 6.4.6.2 后台校准模式
        3. 6.4.6.3 低功耗后台校准 (LPBG) 模式
      7. 6.4.7 偏移校准
      8. 6.4.8 修整
      9. 6.4.9 偏移滤波
    5. 6.5 编程
      1. 6.5.1 使用串行接口
        1. 6.5.1.1 SCS
        2. 6.5.1.2 SCLK
        3. 6.5.1.3 SDI
        4. 6.5.1.4 SDO
        5. 6.5.1.5 流模式
    6. 6.6 寄存器映射
      1. 6.6.1 寄存器说明
      2. 6.6.2 SYSREF 校准寄存器(0x2B0 至 0x2BF)
      3. 6.6.3 警报寄存器 (0x2C0至0x2C2)
  8. 应用信息免责声明
    1. 7.1 应用信息
      1. 7.1.1 模拟输入
      2. 7.1.2 模拟输入带宽
      3. 7.1.3 时钟
      4. 7.1.4 辐射环境建议
        1. 7.1.4.1 单粒子闩锁 (SEL)
        2. 7.1.4.2 单粒子功能中断 (SEFI)
        3. 7.1.4.3 单粒子翻转 (SEU)
    2. 7.2 典型应用
      1. 7.2.1 设计要求
      2. 7.2.2 详细设计过程
        1. 7.2.2.1 射频输入信号路径
        2. 7.2.2.2 计算交流耦合电容的值
      3. 7.2.3 应用曲线
    3. 7.3 初始化设置
    4.     电源相关建议
      1. 7.4.1 电源时序
    5. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件支持
      1. 8.1.1 开发支持
    2. 8.2 文档支持
      1. 8.2.1 相关文档
    3. 8.3 第三方产品免责声明
    4. 8.4 接收文档更新通知
    5. 8.5 支持资源
    6. 8.6 商标
    7. 8.7 静电放电警告
    8. 8.8 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • NWE|196
散热焊盘机械数据 (封装 | 引脚)
订购信息

修整

表 6-43 列出了可修整的参数以及相关的寄存器。

表 6-43 修整寄存器说明
修整参数修整寄存器注释
带隙基准BG_TRIMBG 输出引脚上的测量值。
输入终端电阻RTRIM_x,
其中 x = A 表示 INA±,B 表示 INB±)
器件上电时必须使用时钟。
输入失调电压OADJ_x_VINy,
其中 x = ADC 内核(A、B 或 C)
,y = A(对于 INA±)或等于 B (对于 INB±)
每个 ADC 内核(A、B 或 C)都允许使用不同的修整值,以便在后台校准模式下实现更一致的偏移性能。
INA± 和 INB± 增益GAIN_TRIM_x,
其中 x = A 表示 INA±,B 表示 INB±)
在修整输入之前,将 FS_RANGE_A 和 FS_RANGE_B 设置为默认值。使用 FS_RANGE_A 和 FS_RANGE_B 调整满量程输入电压。
INA± 和 INB± 满量程输入电压FS_RANGE_x,
其中 x = A 表示 INA±,B 表示 INB±)
针对每个输入进行满量程输入电压调整。默认值受 GAIN_TRIM_x(x = A 或 B)的影响。在将 FS_RANGE_x 设置为默认值的情况下,修整 GAIN_TRIM_x。然后可以使用 FS_RANGE_x 来修整满量程输入电压。
ADC 内部内核时序(组时序)Bx_TIME_y,
其中 x = 组编号 (0–5)
,y = 0° 或 –90° 时钟相位
针对两个时钟相位(0° 或 –90°)修整 ADC 内核(ADC A、B 或 C)的两个组之间的时序。–90° 时钟相位仅用于单通道模式。
ADC 间内核时序(双通道模式)TADJ_A、TADJ_B、TADJ_CA、TADJ_CB后缀字母(A、B、CA 或 CB)表示正在被修整的 ADC 内核。CA 指示在为 ADC A 驻留时 ADC C 在后台校准模式下的时序修整,而 CB 是在为 ADC B 驻留时 ADC C 的时序修整。
ADC 间内核时序(单通道模式)TADJ_A_FG90、TADJ_B_FG0、TADJ_A_BG90、TADJ_C_BG0、TADJ_C_BG90、TADJ_B_BG0中间的字母(A、B 或 C)表示正在修整的 ADC 内核。FG 表示前台校准的修整,而 BG 表示后台校准。后缀 0 或 90 表示应用于 ADC 内核的时钟相位。0 表示 0° 时钟,采样时与时钟输入同相。90 表示 90° 时钟,因此采样时与时钟输入异相。如果用户更喜欢在单通道模式下使用 INB±,则必须修整这些时序以实现出色性能。在出厂时已针对 INA± 调整了这些时序。