ZHCSJ15C November 2018 – March 2025 ADC12DJ3200QML-SP
PRODUCTION DATA
本节讨论了节 7.2.1中所述应用的元件选择和 ADC12DJ3200QML-SP 配置。表 7-3 中给出了宽带射频采样接收器的元件以及进行选择的原因。
| 元件 | 选择 | 原因 |
|---|---|---|
| ADC | 德州仪器 (TI) 的 ADC12DJ3200QML-SP | 采样率要求 (6.4GSPS) 和高输入频率使得 ADC12DJ3200QML-SP 成为必然选择。 |
| 采样时钟生成 | 德州仪器 (TI) 的 LMX2615-SP | 由于低抖动 (45fs) 和高输出摆幅,LMX2615-SP 会生成高性能采样时钟。SYSREF 特性可简化多器件同步。 |
| 时钟分配 | 德州仪器 (TI) 的 LMK04832 | 支持 7 个 JESD204 ADC、DAC 或逻辑器件(FPGA 或 ASIC)和多种工作模式,例如单 PLL 模式、双 PLL 模式或时钟分配模式。 |
| 变压器/平衡-非平衡变压器 | Marki Microwave 的 BAL-0208SMG(1) | 小巧、宽频率范围,并具有所需频带内的良好性能。 |
表 7-4 中提供了 ADC12DJ3200QML-SP 配置和关键参数。在适用的情况下,还提供了各种参数的计算结果或来源。
| 参数 | 计算 | 设置或值 | 单位 |
|---|---|---|---|
| JMODE | — | 1 | — |
| DDC 模式 | 在 JMODE 选择中 | 不适用(仅限双通道模式) | — |
| ADC 通道 | 在 JMODE 选择中 | 1 | — |
| 使用了模拟输入 | INA± 在单通道模式下可提供最佳性能 | INA± | — |
| 串行器/解串器通道总数 | 在 JMODE 选择中 | 16 | 通道数 |
| R (fBIT / fCLK) | 在 JMODE 选择中 | 2 | Gbps / GHz |
| 串行器/解串器线路速率 | fLINERATE = fCLK * R | 6.4 | Gbps |
| 链路 | 在 JMODE 选择中 | 2 | 链路 |
| L(每个链路) | 在 JMODE 选择中 | 8 | 通道/链路 |
| m(每个链路) | 在 JMODE 选择中 | 8 | 转换器/链路 |
| F | 在 JMODE 选择中 | 8 | 帧/通道 |
| S | 在 JMODE 选择中 | 5 | 样本/帧 |
| K | ceil(17/F) ≤ K ≤ min(32, floor(1024/F)) | 8(允许其他) | 帧/多帧 |
| CLK± 频率 | fCLK = fS / 2(适用于单通道模式) | 3.2 | GHz |
| SYSREF 频率 | fSYSREF = fLINERATE / (10 * F * K * n) | 10 / n | MHz |
| 总时钟抖动 | τT = sqrt( τCLK2 + τAJ2 ) | 83 | fs |