ZHCSJ15C November 2018 – March 2025 ADC12DJ3200QML-SP
PRODUCTION DATA
输入 CLK μ± 和 JESD204B 输出数据对中使用了交流耦合电容器。电容器值必须足够大,以满足所需的最低频率信号要求,但不能太大,因为这会导致启动偏置时间过长或产生不必要的寄生电感。
最小电容器值可根据通过电容器传输的最低频率信号计算得出。在给定 50Ω 单端时钟或数据路径阻抗的情况下,不错的做法是在所需的最低频率下将电容器阻抗设置为 < 1Ω。此设置对该频率下的信号电平影响极小。对于 CLK± 路径,最小额定时钟频率为 800 MHz。因此,最小电容值可以通过以下公式计算:

设置 Zc = 1Ω 并重新排列,将得出:

因此,需要至少 199pF 的电容值来为 CLK± 路径提供低频响应。如果最小时钟频率高于 800 MHz,则可以针对该频率重新进行此计算。可以根据该接口中的最低频率对 JESD204B 输出数据电容器进行类似的计算。还必须选择电容器,以便在高频(低电感)下实现良好的响应,并且电容器的尺寸与它们所连接的高频信号布线相匹配。0201 尺寸的电容器通常非常适合这些应用。