ZHCSJ15C November   2018  – March 2025 ADC12DJ3200QML-SP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性:直流规格
    6. 5.6  电气特性:功耗
    7. 5.7  电气特性:交流规格(双通道模式)
    8. 5.8  电气特性:交流规格(单通道模式)
    9. 5.9  时序要求
    10. 5.10 开关特性
    11. 5.11 时序图
    12. 5.12 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 模拟输入
        1. 6.3.1.1 模拟输入保护
        2. 6.3.1.2 满量程电压 (VFS) 调整
        3. 6.3.1.3 模拟输入失调电压调整
      2. 6.3.2 ADC 内核
        1. 6.3.2.1 ADC 工作原理
        2. 6.3.2.2 ADC 内核校准
        3. 6.3.2.3 ADC 超范围检测
        4. 6.3.2.4 误码率 (CER)
      3. 6.3.3 时间戳
      4. 6.3.4 时钟
        1. 6.3.4.1 无噪声孔径延迟调节(tAD 调节)
        2. 6.3.4.2 孔径延迟斜坡控制 (TAD_RAMP)
        3. 6.3.4.3 用于多器件同步和确定性延迟的 SYSREF 采集
          1. 6.3.4.3.1 SYSREF 位置检测器和采样位置选择(SYSREF 窗口)
          2. 6.3.4.3.2 自动 SYSREF 校准
      5. 6.3.5 数字下变频器(仅限双通道模式)
        1. 6.3.5.1 数控振荡器和复频混频器
          1. 6.3.5.1.1 NCO 快速跳频 (FFH)
          2. 6.3.5.1.2 NCO 选择
          3. 6.3.5.1.3 基本 NCO 频率设置模式
          4. 6.3.5.1.4 合理 NCO 频率设置模式
          5. 6.3.5.1.5 NCO 相位偏移设置
          6. 6.3.5.1.6 NCO 相位同步
        2. 6.3.5.2 抽取滤波器
        3. 6.3.5.3 输出数据格式
        4. 6.3.5.4 抽取设置
          1. 6.3.5.4.1 抽取因子
          2. 6.3.5.4.2 DDC 增益提升
      6. 6.3.6 JESD204B 接口
        1. 6.3.6.1 传输层
        2. 6.3.6.2 扰频器
        3. 6.3.6.3 链路层
          1. 6.3.6.3.1 代码组同步 (CGS)
          2. 6.3.6.3.2 初始通道对齐序列 (ILAS)
          3. 6.3.6.3.3 8b、10b 编码
          4. 6.3.6.3.4 帧和多帧监控
        4. 6.3.6.4 物理层
          1. 6.3.6.4.1 串行器/解串器预加重功能
        5. 6.3.6.5 JESD204B 启用
        6. 6.3.6.6 多器件同步和确定性延迟
        7. 6.3.6.7 在子类 0 系统中运行
      7. 6.3.7 报警监控
        1. 6.3.7.1 NCO 翻转检测
        2. 6.3.7.2 时钟翻转检测
      8. 6.3.8 温度监测二极管
      9. 6.3.9 模拟基准电压
    4. 6.4 器件功能模式
      1. 6.4.1 双通道模式
      2. 6.4.2 单通道模式(DES 模式)
      3. 6.4.3 JESD204B 模式
        1. 6.4.3.1 JESD204B 输出数据格式
        2. 6.4.3.2 双 DDC 和冗余数据模式
      4. 6.4.4 断电模式
      5. 6.4.5 测试模式
        1. 6.4.5.1 串行器测试模式详细信息
        2. 6.4.5.2 PRBS 测试模式
        3. 6.4.5.3 斜坡测试模式
        4. 6.4.5.4 近程和远程传输测试模式
          1. 6.4.5.4.1 近程传输测试模式
          2. 6.4.5.4.2 远程传输测试模式
        5. 6.4.5.5 D21.5 测试模式
        6. 6.4.5.6 K28.5 测试模式
        7. 6.4.5.7 重复 ILA 测试模式
        8. 6.4.5.8 修改的 RPAT 测试模式
      6. 6.4.6 校准模式和修整
        1. 6.4.6.1 前台校准模式
        2. 6.4.6.2 后台校准模式
        3. 6.4.6.3 低功耗后台校准 (LPBG) 模式
      7. 6.4.7 偏移校准
      8. 6.4.8 修整
      9. 6.4.9 偏移滤波
    5. 6.5 编程
      1. 6.5.1 使用串行接口
        1. 6.5.1.1 SCS
        2. 6.5.1.2 SCLK
        3. 6.5.1.3 SDI
        4. 6.5.1.4 SDO
        5. 6.5.1.5 流模式
    6. 6.6 寄存器映射
      1. 6.6.1 寄存器说明
      2. 6.6.2 SYSREF 校准寄存器(0x2B0 至 0x2BF)
      3. 6.6.3 警报寄存器 (0x2C0至0x2C2)
  8. 应用信息免责声明
    1. 7.1 应用信息
      1. 7.1.1 模拟输入
      2. 7.1.2 模拟输入带宽
      3. 7.1.3 时钟
      4. 7.1.4 辐射环境建议
        1. 7.1.4.1 单粒子闩锁 (SEL)
        2. 7.1.4.2 单粒子功能中断 (SEFI)
        3. 7.1.4.3 单粒子翻转 (SEU)
    2. 7.2 典型应用
      1. 7.2.1 设计要求
      2. 7.2.2 详细设计过程
        1. 7.2.2.1 射频输入信号路径
        2. 7.2.2.2 计算交流耦合电容的值
      3. 7.2.3 应用曲线
    3. 7.3 初始化设置
    4.     电源相关建议
      1. 7.4.1 电源时序
    5. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件支持
      1. 8.1.1 开发支持
    2. 8.2 文档支持
      1. 8.2.1 相关文档
    3. 8.3 第三方产品免责声明
    4. 8.4 接收文档更新通知
    5. 8.5 支持资源
    6. 8.6 商标
    7. 8.7 静电放电警告
    8. 8.8 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • NWE|196
散热焊盘机械数据 (封装 | 引脚)
订购信息

JESD204B 模式

ADC12DJ3200QML-SP 可编程为单通道或双通道 ADC,具有或不具有抽取功能以及数字 JESD204B 输出格式。表 6-16总结了基本工作模式配置参数以及这些参数是由用户配置的还是派生的。

警告:

将高速数据输出(DA0± ...DA7±、DB0± ...DB7±)断电过长时间可能会损坏输出串行器,尤其是在高数据速率下。有关串行器可靠运行的信息,请参阅断电模式 部分。

表 6-16 ADC12DJ3200QML-SP 工作模式配置参数
参数说明用户配置或推导出
JMODE在 JESD204B 工作模式下,可自动获得其余的 JESD204B 参数、单通道或双通道模式以及抽取因子用户配置由 JMODE 设置(请参阅 JESD204B 模式寄存器
D抽取因子推导出请参阅 表 6-18
DES1 = 单通道模式,0 = 双通道模式推导出请参阅 表 6-18
R每个 DEVCLK 周期中每个通道传输的位数。JESD204B 线路速率为 DEVCLK 频率乘以 R。此参数可设置串行器/解串器 PLL 的乘法因子或控制串行器/解串器 PLL 的旁路。推导出请参阅 表 6-18
链路使用的 JESD204B 链路数推导出请参阅 表 6-18
K每个多帧的帧数用户配置由 KM1 设置(请参阅 JESD204B K 参数寄存器),请参阅表 6-18 中的允许值

定义 JESD204B 格式需要许多参数,所有这些参数都在初始通道对齐序列期间通过链路发送。在 ADC12DJ3200QML-SP 中,大多数参数是根据所选的 JMODE 自动推导出的;但是,少数参数由用户配置。表 6-17 介绍了这些参数。

表 6-17 JESD204B 初始通道对齐序列参数
参数说明用户配置或推导出
ADJCNTLMFC 调整量(不适用)推导出始终为 0
ADJDIRLMFC 调整方向(不适用)推导出始终为 0
BID存储体 ID推导出始终为 0
CF每帧的控制字数推导出始终为 0
CS每个样本的控制位推导出在 ILAS 中始终设置为 0,实际用法请参阅 表 6-18
DID器件标识符,用于标识链路用户配置由 DID 设置(请参阅 JESD204B DID 参数寄存器),请参阅表 6-19
F每帧的八位位组(字节)数(每通道)推导出请参阅 表 6-18
HD高密度格式(在各通道间拆分样本)推导出始终为 0
JESDVJESD204 标准修订版推导出始终为 1
K每个多帧的帧数用户配置由 KM1 寄存器设置,请参阅 JESD204B K 参数寄存器
L每个链路的串行输出通道数推导出请参阅 表 6-18
LID每个通道的通道标识符推导出请参阅 表 6-19
M用于确定通道位封装的转换器数量;可能与器件中的 ADC 通道数量不一致推导出请参阅 表 6-18
N采样分辨率(添加控制位和尾位之前)推导出请参阅 表 6-18
N'添加控制和尾位后每个样本的位数推导出请参阅 表 6-18
S每帧每个转换器 (M) 的样本数推导出请参阅 表 6-18
SCR启用扰频器用户配置JESD204B 控制寄存器设置
SUBCLASSV器件子类版本推导出始终为 1
RES1保留字段 1推导出始终为 0
RES2保留字段 2推导出始终为 0
CHKSUM用于 ILAS 检查的校验和(以上所有参数的总和,模数为 256)推导出根据该表中的参数进行计算

通过使用称为 JMODE 的单个配置参数,可以轻松配置 ADC12DJ3200QML-SP(请参阅 JESD204B 模式寄存器)。使用 表 6-18,可以找到所需工作模式的正确 JMODE 值。表 6-18 中列出的模式是唯一可用的工作模式。该表还给出了 K 参数(由 KM1 设置,请参阅 JESD204B K 参数寄存器)的范围和允许的步长,该参数以帧数设置多帧长度。

表 6-18 ADC12DJ3200QML-SP 工作模式
ADC12DJ3200QML-SP 工作模式 用户指定的参数 推导出的参数 输入时钟范围 (MHz)
JMODE K
[最小:步长:最大]
D DES 链路 N CS N’ L
(每个链路)
M
(每个链路)
F S R
(Fbit / Fclk)
12 位,单通道,8 通道 0 3:1:32 1 1 2 12 0 12 4 4(1) 8 5 4 800-3200
12 位,单通道,16 通道 1 3:1:32 1 1 2 12 0 12 8 8(1) 8 5 2 800-3200
12 位,双通道,8 通道 2 3:1:32 1 0 2 12 0 12 4 4(1) 8 5 4 800-3200
12 位,双通道,16 通道 3 3:1:32 1 0 2 12 0 12 8 8(1) 8 5 2 800-3200
8 位,单通道,4 通道 4 18:2:32 1 1 2 8 0 8 2 1 1 2 5 800-2560
8 位,单通道,8 通道 5 18:2:32 1 1 2 8 0 8 4 1 1 4 2.5 800-3200
8 位,双通道,4 通道 6 18:2:32 1 0 2 8 0 8 2 1 1 2 5 800-2560
8 位,双通道,8 通道 7 18:2:32 1 0 2 8 0 8 4 1 1 4 2.5 800-3200
保留 8
15 位,实数数据,2 倍抽取率,8 通道 9 9:1:32 2 0 2 15 1(2) 16 4 1 2 4 2.5 800-3200
15 位,4 倍抽取率,4 通道 10 9:1:32 4 0 2 15 1(2) 16 2 2 2 1 5 800-2560
15 位,4 倍抽取率,8 通道 11 9:1:32 4 0 2 15 1(2) 16 4 2 2 2 2.5 800-3200
12 位,4 倍抽取率,16 通道 12 3:1:32 4 0 2 12 0 12 8 8(1) 8 5 1 1000-3200
15 位,8 倍抽取率,2 通道 13 5:1:32 8 0 2 15 1(2) 16 1 2 4 1 5 800-2560
15 位,8 倍抽取率,4 通道 14 9:1:32 8 0 2 15 1(2) 16 2 2 2 1 2.5 800-3200
15 位,16 倍抽取率,1 通道 15 3:1:32 16 0 1 15 1(2) 16 1 4 8 1 5 800-2560
15 位,16 倍抽取率,2 通道 16 5:1:32 16 0 2 15 1(2) 16 1 2 4 1 2.5 800-3200
8 位,单通道,16 通道 17 18:2:32 1 1 2 8 0 8 8 1 1 8 1.25 800-3200
8 位,双通道,16 通道 18 18:2:32 1 0 2 8 0 8 8 1 1 8 1.25 800-3200
在这些模式下 M 等于 L,以便可以通过 L 通道按时间顺序发送样本。M 参数并不代表实际的转换器数。将来自接收器中每条链路的 M 样本流交错,以生成正确的样本数据;有关更多详细信息,请参阅表 6-20表 6-37 了解更多详情。
在 ADC12DJ3200QML-SP 的初始通道对齐序列 (ILAS) 中,CS 始终报告为 0。

ADC12DJ3200QML-SP 共有 16 个高速输出驱动器,这些驱动器分为两个 8 通道 JESD204B 链路。大多数工作模式使用两个链路,每个链路最多八个通道。有关通道及其派生配置参数的说明,请参阅 表 6-19。在指定的 JMODE 中,使用每个链路索引度最低的通道,每个链路索引度较高的通道会自动断电。始终将索引度最低的通道路由到逻辑器件。

表 6-19 ADC12DJ3200QML-SP 通道分配和参数
器件引脚名称链路DID (用户配置)LID(派生)
DA0±A由 DID 设置(请参阅 JESD204B DID 参数寄存器),有效 DID 等于 DID 寄存器设置 (DID)0
DA1±1
DA2±2
DA3±3
DA4±4
DA5±5
DA6±6
DA7±7
DB0±B由 DID 设置(请参阅 JESD204B DID 参数寄存器),有效 DID 等于 DID 寄存器设置加 1 (DID+1)0
DB1±1
DB2±2
DB3±3
DB4±4
DB5±5
DB6±6
DB7±7